- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
变量与信号的异同
变量与信号的异同:1)变量是局部量,只能在进程和子程序中使用,不能将信息带出对它做出定义的当前结构,主要用作进程中的临时数据存储单元;信号是电路内部硬件实体相互连接的抽象表示,相当于电路内部的连接线,具有全局性特征,信号定义和使用的范围是实体、结构体和程序包,可以作为设计实体中的并行语句模块(进程)之间交流信息的通道。2)变量的赋值是理想化的数据传输,立即发生,不存在延时;信号的赋值可以设置延时量,即使是零延时,也要经历一个特定的延时,即δ延时,与实际器件的传播延迟特性相吻合,在进程的最后才对信号赋值。3)变量定义在进程或子程序中,信号不可以。4)信号可以列入进程的敏感表,但是变量不行。5)信号赋值有并行赋值和顺序赋值,并行赋值不允许有多个驱动源,进程中的顺序信号赋值语句可以有多个驱动源,但是只有最后的赋值语句被启动。6)很多情况下,综合后对应的硬件电路结构中信号和变量是没有什么区别的。A=5例1 D触发器之变量LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY dff1 IS PORT(CLK,D1:IN STD_LOGIC; Q1:OUT STD_LOGIC);END;ARCHITECTURE behav OF dff1 ISBEGINPROCESS(CLK,d1)VARIABLE QQ:STD_LOGIC;BEGINIF CLKEVENT AND CLK=1 THEN QQ:=D1;END IF;Q1=QQ;END PROCESS;--Q1=QQ;END;例2 D触发器之信号LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY dff1 IS PORT(CLK,D1:IN STD_LOGIC; Q1:OUT STD_LOGIC);END;ARCHITECTURE behav OF dff1 ISSIGNAL QQ:STD_LOGIC;BEGINPROCESS(CLK)--VARIABLE QQ:STD_LOGIC;BEGINIF CLKEVENT AND CLK=1 THEN QQ=D1;END IF;--Q1=QQ;END PROCESS;Q1=QQ;END;例3 触发器之变量LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY dff1 IS PORT(CLK,D1:IN STD_LOGIC; Q1:OUT STD_LOGIC);END;ARCHITECTURE behav OF dff1 ISBEGINPROCESS(CLK)VARIABLE A,B:STD_LOGIC;BEGINIF CLKEVENT AND CLK=1 THEN A:=D1;B:=A;Q1=B;END IF;END PROCESS;END;例4 触发器之信号LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY dff1 IS PORT(CLK,D1:IN STD_LOGIC; Q1:OUT STD_LOGIC);END;ARCHITECTURE behav OF dff1 ISSIGNAL A,B:STD_LOGIC;BEGINPROCESS(CLK)BEGINIF CLKEVENT AND CLK=1 THEN A=D1;B=A;Q1=B;END IF;END PROCESS;END;信号的赋值需要一个δ延时,进程中的所有信号赋值语句在进程启动的一瞬间立即启动各自的延时为δ的定时器,在定时结束时完成赋值操作,而顺序赋值的执行时间间隔几乎为0,在顺序执行到END PROCESS语句时,δ延时才结束,进程中的所有信号几乎同时完成赋值(更新)。执行赋值操作是一个过程,具有顺序的特征,完成赋值是一种结果,它的发生具有VHDL的信号赋值最有特色的并行行为特征。顺序信号赋值语句允许多源驱动,其执行具有顺序性,完成赋值即赋值对象的值发生更新的信号是最接近end process语句的信号。 并行信号赋值语句是并行执行的,其执行顺序与书写顺序无关。并行信号赋值语句不允许有多个驱动源驱动。 并行信号赋值语句是靠事件来驱动的,只有当信号赋值符号右边表达式中的信号上有事件发生时,该语句才会执行,一条并行信号赋值语句就相当于一个进程语句,可以改写成相应的进程语句。LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY fuzhi IS PORT(CLK,a,b,c,d:IN STD_LOGIC; Q1,q2:OUT STD_LOGIC);END;ARCHITECTURE behav OF fuzhi IS--SIGNAL A,B:STD_LOGIC;BEGINP
您可能关注的文档
最近下载
- 奇普 KIP 7170 工程复印机中文维修手册 维护手册 维修资料.pdf VIP
- 建工三建脚手架外架搭设标准文明施工图集.ppt VIP
- 心脑血管病健康宣讲课件.pptx VIP
- 税务发票管理培训课件.pptx VIP
- STEMI诊断和治疗指南解读—STEMI患者的急诊救治.pdf
- 重庆专升本数学2014-2025年真题试卷及答案汇总.docx VIP
- 2025年医疗卫生系统招聘考试(护理学)考前冲刺试题及答案.docx VIP
- (完整版)初中数学新课程标准(2011版)测试题(有答案)2021.docx
- 化学高考命题方向与复习策略(夏建华).ppt VIP
- 半导体级四氯化铪的制备方法.pdf VIP
文档评论(0)