网站大量收购独家精品文档,联系QQ:2885784924

铜陵学院数字电子技术第9章习题解答.doc

铜陵学院数字电子技术第9章习题解答.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
铜陵学院数字电子技术第9章习题解答

铜陵学院 数字电子技术 石建平 第9章习题解答 题9-1 存储器和寄存器在电路结构和工作原理上有什么不同? 解:虽然存储器和寄存器都是用于存储信息的,但是它们的结构和工作方式是不同的。 寄存器电路结构的特点是每个存储单元的输入和输出都接到一个引脚上,可以直接与外电路连接。由于制作工艺的限制,集成电路的引脚数目不可能增加的太多,所以每个寄存器的集成电路里包含的存储单元数目不会太大。可见,寄存器的电路结构形式无法实现大量数据的存储。存储器电路结构的特点则是采用了公用的输入/输出电路,只有被输入地址代码指定的存储单元才能通过输入/输出电路与外电路交换数据。因此,就可以在不增加输入/输出引脚的条件下大量增加集成电路内部的存储单元,制成大存储容量的存储器芯片。 存储器的写入和读出操作就不像寄存器那样简单而直接。首先要输入指定地址的代码,经过地址译码器译码后找到对应的存储单元,然后才能对指定的存储单元进行写入或读出操作。 题9-2 某台计算机的内部存储器有32位的地址线,16位的并行数据输入/输出端,试计算它的最大存储容量是多少? 解:地址线有32位,则其地址单元个数为232个,有16位的并行数据输入/输出端,则其每个单元位数为16位,所以其最大存储容量为232×16位=68.7×109位=68.7G位。×8位,则地址代码应取几位? 解:由于地址代码应当有512×103个,所以若取n位地址代码,则应满足,故应取n=19。 题9-4×M,其中M为位线数,N是字线数在ROM中它们分别是纵线和横线。 题9-5时,RAM读出;当时,RAM写入。片选控制端是在有多片RAM组成的存储器中选择被访问的RAM片时用的,的一片或几片工作,其余的各片均不工作。 题9-6题9- 解:(1)列表如表JT9-1 表JT9-1 地 址 码 N 取 一 译 码 存 储 内 容 A1 A0 A1 A0 A1 A0 D1 D0 0 0 0 0 0 1 1 0 0 1 0 0 1 0 0 1 1 0 0 1 0 0 1 1 1 1 1 0 0 0 0 0 (2) 题9-8 试用两片1024×8位的ROM组成1024×16位的存储器。 解:见图JT9-1 题9-9 试用4片4K×8位的RAM接成16K×8位的存储器。 解:每一片4K×8位的RAM本身有12位地址输入代码A11~A0,可以区分其中的4096个地址。将4片的输出端和地址输入端并联后,还需要借用端区分4片的地址。为此,又增加了两位地址代码A12和A13,并通过2线-4线译码器将A13 A12的四种取值四个低电平输出信号,分别控制4片的端。电路接法见图JT9-2。 题9-×4位的ROM设计一个将两个2位二进制数相乘的乘法器电路,列出ROM的数据表,画出存储矩阵的点阵图。 解:设两个相乘的数为C1C0和B1B0,乘积用P3P2 P1P0表示,则得到如表JT9-2的真值表。将C1C0 B1B0加到ROM的地址输入端A3A2 A1A0,按图JT9-3的点阵编程,则D3、D2、D1、 D0即乘积的四位输出端P3、P2、P1、P0。 表JT9-2 乘 数 乘 积 C1 C0 B1 B0 P3 P2 P1 P0 0 0 0 0 0 0 0 0 0 1 0 1 0 1 0 1 1 0 1 0 1 0 1 0 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 0

您可能关注的文档

文档评论(0)

zilaiye + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档