计算机组成原理研究生入学考试试题20答案.docVIP

计算机组成原理研究生入学考试试题20答案.doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理研究生入学考试试题20答案

研究生试卷二十答案 填空题 A.道密度 B. 位密度 C.存储密度 A.格式 B.功能 C.系统软件 A.指令流水线 B.时间并行 A.定时协议 B.同步 C.异步 A.刷新 B.ROMBIOS C.图形 A.每个 B.传输 C.字节 二.解:x +128.75 ×2-10 [x]原 1 0010 0 1XXXXXXXXXX0000 [x]反 1 1101 0 1XXXXXXXXXX0000 [x]补 1 1110 0 1XXXXXXXXXX0000 阶 阶 数 尾 符 码 符 数 三.解:设最高位为符号位,输入数据为 [x]补 01111,[y]补 10011 乘积符号位运算:x0?y0 0?1 1 ????????算前求?|x| 1111,|y| 1101 1111 × 1101 1111 0000 1111 + 1111算后求补器输出加上乘积符号位1,最后得补码乘积值为100111101 利用补码与真值的换算公式,补码二进制数的真值是 x×y -1×28+1×25+1×24+1×23+1×22+1×20 -195 十进制数乘法验证:x×y 15+ -13 -195 四.解:8个芯片共用片选信号Sel,行选通信号RAS,刷新信号Ref和地址输入信号A0-A10, 两片EDRAM芯片的列选通信号CAS连在一起,形成一个1M×8位(1`MB)的片组。再由4个片组组成一个1M×32位(4MB)的存储模块。4个组的列选通信号CAS3-CAS0分别与CPU送出的4个字节允许信号BE3-BE0相对应,以允许存取8位的字节或16位的字。当进行32位存取时,BE3-BE0全无效,此时认为存储地址的A1A0位为00(CPU没有A1,A0输出引脚),也即存储地址A23-A0为4的整数倍。其中最高2位A23A22用作模块选择,它们的译码输出分别驱动4个模块的片选信号Sel。若配置4个这样的4MB模块,存储器容量可达16MB。 模块图如图A20.4 图A20.4 五.解: 1 PC 14位 IAR 14位 IDR 18位 DAR 16位 DDR 16位 AC0 AC1 16位 IX0 IX1 14位 2 将DM的地址寄存器DAR变成17位,寻址空间可变为217 131072字(128K) 3 已知条件OP码域只有2位,仅操作码11尚未使用。如果增加其他组多指令,可采用“扩充操作码”方式,即利用UNA 11,再用指令格式中的非“OP码域”某几位来具体定义各种指令。 4 采用“扩充操作码”方式。 ①将一个通用寄存器内容与AC0的内容进行相加的操作,可定义如下指令格式: 8个OP2扩充操作码中任选一个,现选OP2 000 实现的操作是: AC0 + Ri AC1 ②将AC0的内容存放到DM中某个位置,其位置由某个变址寄存器的内容与位移量之和来确定。 OP1 11,OP2 001;X 0,IX0变址;X 1,IX1变址 实现的操作是: AC0 DM ,E IX+D. 六.解:数据通路共有24个控制信号:①a,b,c,d;②e,f,g,h;③S0S1S2S3M;④L,R,S,N;⑤LDR0,LDR1,LDR2,LDR3;⑥i,j,+1 当24个控制信号全部用微指令产生时,可采用字段译码法和直接控制法混合进行编码控制,采用的微指令格式如下: 3位 3位 5位 4位 3位 目的操作数字段 源操作数字段 ALU选择字段 移位门选择字段 直接控制 P字段 下址字段 其中目的操作数字段与通用寄存器打入信号字段可以共用。故省去打入信号字段。只是后者需要加入节拍脉冲信号。 目标操作数字段 源操作数字段 ALU选择 移位门选择 直接控制 001 a LDR0 001 e S0S1S2S3M LRSN i j +1 010 b LDR1 010 f 011 c LDR2 011 g 100 d LDR3 100 h 七.解:衡量并行处理器性能的一个有效参数是数据带宽(最大吞吐量),它定义为单位时间内可以产生的最大运算结果数。 设P1是有总延迟时间t1的非流水处理器,故其带宽为1/ t1。 又设Pm是相当于的m段流水处理器。其中每一段处理线路具有相同的延迟时间tC和缓冲寄存器延迟时间tR,故Pm的带宽为 Wm 如果Pm是将P1划分成相同延迟的若干段形成的,则t1≈mtC,因此P1的带宽为 W1 可见,当条件mtC>tC+tR满足时,Wm>W1,即Pm比P1具有更强的带宽。 八.解: 实模式中断向量表IVT位于内存地址0开始的1KB空间。实模式是16位寻址,中断服务子程序入口地址(段:偏移量)的段寄存器和段内偏移量各为16位。它们直接

文档评论(0)

didala + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档