计算机组成原理Y8.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理Y8

研究生入学试卷(八) 一、填空题 1 运算器和控制器合在一起称为( ),而将( )和存储器合在一起称为( )。 2 数的真值变成机器码可采用原码、( )和( )表示法,移码表示法便于表示浮点数的( )。 3 广泛使用的( )和( )都是半导体随机读写存储器,而( )存储器同时具有RAM和ROM的特点。 4 形成指令地址的方式称为( )方式,它分为( )寻址和( )寻址。 5 微型机的标准总线从16位的ISA总线发展到32位的( )总线和( )总线,又进一步发展到64位的( )总线。 6 安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器和1个指令指针寄存器(即程序计数器)外、还有64个( )和8个( )。 7 DMA控制器按其结构,分为( )DMA控制器和( )DMA控制器。前者适用于高速设备,后者适用于慢速设备。 8 64位处理机的两种典型体系结构是( )和( )。前者保持了与IA-32的完全兼容,后者则是一种全新的体系结构。 9 CPU从( )中取出一条指令并执行这条指令的时间和称为( )。 10 RISC指令系统的最大特点是:只有( )指令和( )指令访问存储器,其余指令的操作均在寄存器之间进行。 二、简答题 CPU中有哪几类主要寄存器?用一句话说明它们的功能。 三、计算题 设存储器容量为64M字,字长128位,模块数m=8,分别用顺序方式和交叉方式进行组织。存储周期T=160ns,数据总线宽度位128位,总线传送周期τ=40ns。问:顺序存储器和交叉存储器的带宽各是多少? 四、证明题 用定量分析法证明:流水CPU比顺序CPU具有更大的吞吐率。 五、设计题 现只有“2输入与非门”和“异或门”两种器件,它们的延迟时间分别为20ns和40ns,请设计一个行波(串行)进位加法器。 ⑴列出1位全加器真值表。 ⑵画出加法器逻辑电路图(只画最低2位),规定输入、输出均为原变量。 ⑶设加法器为32位,计算求和运算的最长时间。 ⑷修改⑵的逻辑图,使加法器也能实现减法运算。 六、设计题 一台模拟机的数据通路如图所示,其中ALU完成加、减、传送(X)三种操作,MUX是三选一多路开关,R1~R3是通用寄存器。RAM是双端口存储器,其中DRAM为数据存储器(CE1为读写使能,RD/WE为读/写命令),IRAM为指令存储器(只读)。AR为数据地址存储器,PC为程序计数器(具有自动加1功能),IR为指令寄存器。所有的单箭头为控制微命令。请回答下列5个问题: 指出运算器中的相斥性微操作。 指出存储器中的相容性微操作。 采用直接控制方式,设计微程序控制器中的微指令格式。规定判别字段2位,下地址字段5位。 部分微命令采用编码控制,设计微指令格式。要求微指令字长≤24位。 画出存数指令STA的指令周期流程图。PC中已存放指令地址,DRAM的数据地址由R3提供,写入数据由R2提供。

文档评论(0)

liudao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档