第四章时序逻辑电路介绍.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
时钟边沿检测的三种方法 方法一: 上升沿:clock’ event and clock ‘1’ 下降沿:clock’ event and clock ‘0’; 注意:if clock’ event and clock ‘1’语句后面不存在else分支。当clock为std_logic类型时,也可以利用 if rising_edge clk 或If falling_edge clk 进行时钟边沿检测。 方法二: 利用WAIT语句启动进程,检测colck的上升沿。 方法三: 使用PROCESS语句和IF语句相结合实现。当colck发生跳变的时候启动PROCESS进程,而在执行IF语句时,满足clock ‘1’时才对Q进行赋值更新,所以相当于clock发生跳变且跳变为‘1’时,将D赋给Q,实际上就是D触发器的描述。 时序逻辑电路——触发器 带有Q非的D触发器 由下图可知,与D触发器相比,该触发器多了Qbar与低电平有效的异步复位信号 带有Q非的D触发器 带有Qbar的D触发器 D触发器 时序逻辑电路——触发器 带有Q非的D触发器应该如何描述? ENTITY D_FF IS PORT D,clock:IN std_logic; Q,Qbar:OUT std_logic; END D_FF; ARCHIECHTURE behav OF D_FF IS BAGIN PROCESS clock IF rising_edge clock THEN Q D; Qbar NOT D; END IF; END PROCESS; END behav; 错误:在时钟上升沿下有两个赋值,这样就会引入两个D触发器而不是一个触发器。 时序逻辑电路——触发器 带有Q非的D触发器应该如何描述? 正确描述一 信号法 Architecture sig of D_FF is signal state: std_logic ; Begin process clock, reset begin if reset ‘0’ then state ‘0’; else if rising_edge clock then state D; end if; end process; Q state; Qbar not state ; End sig; 时序逻辑电路——触发器 带有Q非的D触发器应该如何描述? 正确描述二 变量法 Architecture var of D_FF is Begin process clock, reset variable state: std_logic ; begin if reset ‘0’ then state: ‘0’; elsif rising_edge clock then state: D; end if; Q state; Qbar not state; end process; End var; 点评:当state定义为变量时,其有效范围在process内。因此,Q和Q非的赋值语句只能放在process里面。 时序逻辑电路——触发器 带有Q非的D触发器的仿真 信号法的仿真波形: 变量法的仿真波形: 时序逻辑电路——触发器 JK触发器 ?真值表: ?JK触发器: 时序逻辑电路——触发器 JK触发器的VHDL描述 Entity JK_FF is port J, K: in std_logic; clock,reset:in std_logic; Q, Qbar : out std_logic ; End JK_FF; Architecture behav of JK_FF is signal state : std_logic ; Begin process clock, reset variable jk: std_logic_vector 1 downto 0 ; begin jk: JK; if reset ‘0’ then state ‘0’; elsif rising_edge clock then case jk is when “11” state not state; when “10” state ‘1’; when “01” state ‘0’; when others null; end case; end if; end process; Q state; Qbar not state ; end behav; 注意:CASE语句要完整,所以在CASE JK的时候要加 when others null; 时序逻辑电路——触发器 JK触发器的仿真 可见仿真波形与真值表

文档评论(0)

知识宝库 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档