第2章 TMS30C54xx硬件系统.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章 TMS30C54xx硬件系统

第2章 TMS320C54xx硬件系统 2.1 TMS320C54xx 硬件结构简介 2.2 C54xx引脚和信号说明 2.3中断和定时 2.4串口 2.5 DMA控制器 2.6 HPI-8接口 一、总线结构 内部采用多总线结构(八组16-bit总线) ,可以在一个机器周期内从程序存储器取1条指令、从数据存储器读2个操作数或向数据存储器写1个操作数,这种并行处理大大提高了DSP的运行速度。 (1)程序总线(PB)传送从程序存储器来的指令代码和立即数。 (2)三组数据总线(CB,DB和EB)连接各种元器件,如CPU、数据地址产生逻辑、程序地址产生逻辑,片内外设和数据存储器。 CB和DB总线传送从数据存储器读出的操作数。EB总线传送写入到存储器中的数据。 (3)四组地址总线(PAB,CAB,DAB和EAB)传送执行指令所需要的地址。 C54x通过使用两个辅助寄存器算术单元(ARAU0和ARAU1) (Auxiliary Register Arithmetic Unit) ,每周期能产生两个数据存储器地址。 PB总线能把存储在程序空间的数据操作数(如系数表)传送到乘法器和加法器中进行乘/累加运算,或者在数据移动指令(MVPD和READA)中传送到数据空间。这种能力再加上双操作数读的特性,支持单周期3操作数指令的执行,如FIRS指令。 二.中央处理器单元(CPU) TMS320C54xx的CPU包括: 40-bit的算术逻辑运算单元(ALU, Arithmetic Logic Unit ) 40-bit累加器A和B 移位-16~31位的桶形移位寄存器(Barrel shifter) 17×17 bit 乘法器/加法器单元(Multiplier/Adder) 比较,选择和存储单元(CSSU,Compare,Selection and Store Unit) 指数编码器(EXP encoder) CPU状态和控制寄存器 1.算术逻辑单元(ALU) 要点:ALU如何获取数据,ALU输出送往何方,溢出怎么办?进位位的作用,什么是双16位算术运算? 2.累加器A和B 要点:作用,结构和位置,A和B的异 同, 加载与存储中的移位(例题见书P13例2-1) 3.40bit桶形移位器(定标移位器) 要点:什么是定标?移位处理的作用 输入: DB,取得16位输入数据。 CB和DB,取得32位输入数据。 40位累加器A或B。 输出: ALU的一个输入端。 经过MSW/LSW(Most Significant Word/ Least Significant Word,最高有效字/最低有效字)写选择单元至EB总线。 任务:为输入的数据定标: ★ 在ALU运算前,对来自数据存储器的操作数或者累加器的值进行定标; ★ 对累加器的值进行算术或逻辑移位; ★ 对累加器归一化处理: ★ 对累加器的值存储到数据存储器之前进行定标。 4.乘法器/加法器 要点:结构、功能、数据流向 17×17位并行乘法器,与40位专用加法器相连,可用于进行非流水线的单周期乘法-累加运算。 5.比较,选择和存储单元(CSSU) 要点:结构、功能 完成累加器的高位字和低位字之间的最大值比较,即选择累加器中较大的字并存储在数据存储器中,改变状态寄存器ST0中的测试/控制位(TC)和状态转移寄存器(TRN)的值。同时,CSSU与ALU配合促进Viterbi型蝶形运算。 6.指数编码器 要点:结构、功能,如何计算指数 用于支持单周期EXP的一个专用硬件。可在单个周期内执行EXP指令,求得累加器中数的指数值。 在EXP指令中,累加器中的指数值能以二进制补码的形式存储在T寄存器中,范围为-8至31。 指数值定义为前面的冗余位数减8的差值,即累加器中为消除非有效符号位所需左移的位数。当累加器中的值超过了32bits,该操作将产生负值。 7.CPU状态和控制寄存器 要点:3个状态寄存器,功能,位置,各位的作用 TMS320C54XX有3个16位的状态和控制寄存器: (1) 状态寄存器ST0 (2)状态寄存器ST1 (3)处理器方式状态寄存器PMST(Processor Mode State)。 ★ 由于这些寄存器都是存储器映像寄存器,因此可以很方便地对它们进行如下数据操作: ●将它们快速地存放到数据存储器; ● 由数据存储器对它们进行加载; ● 用子程序或中断服务程序保存和恢复处理器的状态。 (1) 状态寄存器ST0(反映寻址要求和计算的中间运行状态) (2)状

文档评论(0)

ikangyme + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档