微机原理与接口课件1.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理与接口课件1.ppt

接口应用举例 接口应用举例 P292 CS0 EQU 284H CS1 EQU 288H DELAYTIME EQU 3000 MOV DX,CS1 IN AL,DX : MOV CX,DELAYTIME CHKS:MOV DX,CS0 IN AL,DX AND AL, 1 JZ DATIN LOOP CHKS : DATIN: MOV DX,CS1 IN AL,DX 系统总线:(MP内部、MP外部、I/O总线) 总线周期:系统周期性操作--每次AB/DB/CB时序配合(BUS Cycle time)。 指令:取指令、译码、执行操作 指令周期) I/O相对简单:管理/驱动--CPU/DMAC。 CPU控制:MEM读/写;I/O读写(Tw)。 DMAC: MEM-MEM; MEM-I/O 总线信号(定义说明) 机电特性 机械尺寸、电平、时序等) I/O总线及特点 PC/XT总线 62线(A元件面)---8位总线 PC/AT—ISA(Industry Standard Architecture)+36线—8M,16位,异步—16MB/s 参考实验教材 PCI Peripheral Component Interconnect 47脚单/49主控+51脚可选,33M,32/64复用,同步—132MB/s。?GUI(图形用户接口)(半高电平,反射波) AGP(Accelerated Graphics Port A.G.P. 高性能,组件级互联(component level interconnect)3D图形应用并基于PCI的性能增强集)。66M下传输率峰值达到528MB/S; 》Pipelining sideband addressing 单请求—多数据传输 EPP,OS/2, RS232C, USB,... 总线信号(定义说明) PC总线 ISA  P279 总线与I/O ISA 实验 微机系统与接口技术 东南大学 *概念:总线、接口电路、接口芯片、端口地址 *中断及其处理 中断控制器8259 *定时器/计数器 *并行/串行接口 DMA电路与应用 第五章 输入输出接口技术 第一节 接口和接口技术 接口 interface ----- CPU、存储器、外设之间通过总线进行连接的电路部分,信息交换的中转: 接口技术 -----研究CPU如何与外部世界进行最佳耦合与匹配,实现双方高效、可靠地交换信息的一门技术,体现软件、硬件结合,是微机应用的关键。 MOV [BX],AL MOV CX, [2000H] INC WORD PTR [SI+100] IN AL, 80H OUT 40H, AL IN AL, DX OUT DX,AL 存储器接口 输入输出接口 地址锁存器 8282 两片 STB OE 数据收发器 OE 8286 T A15~A8 S6~S3/A19~A16 AD7~AD0 ALE CLK RESET READY MN/MX VCC GND GND DEN DT/R IO/M WR RD HOLD HLDA INTR INTA NMI TEST SSO 8088CPU 地址总线 数据总线 控制总线 8284A CLK RESET READY +5V 内 存 I/O 接口 8088系统非复用总线 最小模式 结构 8088复用总线 最大模式 结构 +5V CLK RESET READY MN/MX VCC RD QS0 QS1 LOCK TEST HIGH NMI GND GND 地址锁存器 8282 两片 STB 数据收发器 OE 8286 T MRDC 8288 MWTC 总线 IORC 控制器 IOWC INTA 8259A 及有关电路 DT/R DEN ALE 地址总线 数据总线 控制总线 PC 总 线 A15~A8 S6~S3/A19~A16 AD7~AD0 8088 CPU S0 S1 S2 INTR RQ/GT0 RQ/GT1 内 存 I/O 接口 I/O接口:CPU控制外部设备的必经通道 实现:LSI/VLSI专用或通用接口芯片。 功能: 1 地址译码I/O设备的选择:分时数据传送 2 信息输入与输出(I/O接口按命令工作) 3 数据的缓冲及锁存:时序匹配。 打印机 4 信息的转换(设备的信息类型(数字、模拟量等)、电平(TTL电平、非TTL。电平等)及码制(二进制、十进制等)和信息格式(并行到串行或反之))。 I/O接口功能 接口电路的典型结构 从编程角度看,接口内部主要包括一个或多个CPU可以进行读/写操作的临时

文档评论(0)

xinshengwencai + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5311233133000002

1亿VIP精品文档

相关文档