- 22
- 0
- 约3.06千字
- 约 8页
- 2016-09-21 发布于重庆
- 举报
EDA第四次实验
EDA实验报告
实验四 Nios II 嵌入式处理器设计
一、预习内容
1、预习基于FPGA的嵌入式系统设计基本原理;
2、了解Nios II嵌入式处理器的基本结构;
3、了解基于SOPC Builder和Nios II SBT实现嵌入式系统的硬件、软件设计过程。
二、实验目的
1、掌握基于SOPC Builder和Nios SBT实现嵌入式系统的硬件、软件设计过程;
2、学会根据需求定制一个Nios II硬件系统,并在此基础上编写应用程序。
三、实验器材
PC机一台、EDA教学实验系统一台、电源一套、下载电缆一根。
四、 实验要求
实现一个由Nios II控制的由18个发光二级管组成的流水灯效果;
为了点亮LED灯,程序运行速度不要太快,需要进行适当延时。
六、实验步骤
1、按照实验要求完成系统硬件和软件规划;
2、利用SOPC Builder完成硬件设计;
3、利用Nios II SBT编写控制程序;
4、编译、仿真、下载程序,检查结果是否正确。
七、实验报告
1、写出系统硬件规划,并阐述各个部件的作用;
2、画出软件流程图,并给出源程序代码和注释;
3、给出详细的硬件设计步骤;
4、给出硬件实现结果的资源占用度,并做相应分析;
5、给出软件编译后的存储器占用情况;
6、给出最终的实验结果图片;
7、心得体会――本次实验中你的感受;你从实验中获得了哪些收益;利用本次实验定制的CPU还可以实现哪些功能;怎样提高自已的实验效率和实验水平等等。
8、完成实验思考题。
八、问题及思考
1、如何通过软件设计,将实验中的简单流水灯效果设计得更加多样化?
2、如果将流水灯效果用实验板上的LCD来实现,硬件和软件上应该做哪一些修改?
九、实验结果
1、写出系统硬件规划,并阐述各个部件的作用;
硬件组成规划:Nios Ⅱ 32bits CPU; 18个并行I/O口;JTAG 调试模块;程序和数据存储器
2、画出软件流程图,并给出源程序代码和注释;
源程序代码:
#include system.h
#include altera_avalon_pio_regs.h
void delay(void);
int alt_main(void)
{
unsigned char led_data;
unsigned int led_code;
while(1)
{
for(led_data=0;led_data18;led_data++) //循环18次
{
led_code=0x01 led_data; //每次循环将二进制数‘1’左移一位
IOWR_ALTERA_AVALON_PIO_DATA(PIO_18LED_BASE,led_code);
//调用并行I/O口的操作函数
delay(); //调用delay函数
}
}
return 0;
}
void delay (void) //定义delay函数
{
unsigned int i;
i=1000000;
while (i0)
{
i--;
}
}
给出详细的硬件设计步骤;
创建QuartusⅡ工程:
指定器件:Assignment-Device…,选择元件为实验板,板载器件Cyclone IV E:EP4CE115F29C7
新建原理图文件:File-New- Block Diagram/Schematic files保存到指定文件夹中,并选中“Add file to current project”
Nios II 软核配置 :
启动SOPC Builder
对系统进行命名,不重复已设定的工程名
对系统时钟进行命名:考虑到板载时钟为50MHz,可将其命名为clk_50
添加Nios II Processor,Nios II Processor 配置(经济型内核“Nios II/e”),JTAG Debug Module配置(“Level 1”级)
回到SOPC Builder窗口,可根据习惯将软核重命名,如改为cpu
配置存储器
配置并行I/O口,并重命名,如pio_18led
复位矢量和异常矢量配置
在Nios II软核处理器系统配置窗
原创力文档

文档评论(0)