quartus直接调用modelsimse.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
quartus直接调用modelsimse

困惑了两天,终于成功将quartus与modelsim se成功级联了。 本人使用quartusii 9 第一步:在quartus中进行 Assignments- EDA Tool Setting 如图一选择simulation在Tool name 中选择Modelsim 根据需要选择 并在Run gate_level simulation automatically after cmplation 打勾,在Format for output netlist 中选择应用语言 我使用的是VHDL 看情况而定,如果是Verilog HDL 还可以设置Time scale。接下在Nativelink setting 中选择comple test bench,点击后边的Test Benches,出现图2界面 图一 图二 在图二中选择New出现图三,在Test bench name: 图三 为了看清对应名称把我的测试程序附在下边红色加大部分从上到下依次填入图三中:led_tb.vhd LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY led_tb IS END led_tb; ARCHITECTURE led_arch OF led_tb IS -- constants -- signals SIGNAL clk : STD_LOGIC; SIGNAL q : STD_LOGIC_VECTOR 15 DOWNTO 0 ; SIGNAL rst : STD_LOGIC: 1; constant clk_period:time: 10 ns; COMPONENT led PORT clk : IN STD_LOGIC; q : OUT STD_LOGIC_VECTOR 15 DOWNTO 0 ; rst : IN STD_LOGIC ; END COMPONENT; BEGIN i1 : led PORT MAP -- list connections between master ports and signals clk clk, q q, rst rst ; always : PROCESS BEGIN clk 1; wait for clk_period/2; clk 0; wait for clk_period/2; END PROCESS always; en:PROCESS begin rst 0 after 40 ns; wait; END PROCESS en; END led_arch; 第二步:选择Tools- Options中的EDA Tool Options,双击Modelsim 使用SE 版本 如图四,将Modelsim的安装目录粘到这。我的是(D:\Modeltech_6.1b\win32)。到此设计完成,祝你成功,只要测试文件正确,在QUARTUS 里仿真后就会自动打开Modelsim进行仿真。 图四

文档评论(0)

kakaxi + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档