- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
                        查看更多
                        
                    
                32位微机基本工作原理概述 第 11 章 1、80286 简介: 82年  24位AB,16位DB,68脚PLCC  时钟6-25MHz,集成度13.5万  采用新的内存管理技术(虚拟内存和保护模式),以管理、使用更多资源  为满足多任务系统的需要而设计  一、8086到Pentium 结构特点: 指令预取器 地址驱动器 数据缓冲器 预取队列 BU ALU 寄存器组 乘除部件 控制部件 EU 基址寄存器 物理地址∑ 偏移地址∑ 保护逻辑 AU 指令译码器 已译码队列 IU 外部总线 存储器管理:2种方式  实模式:兼容8086  只使用20位地址直接寻址1MB内存, 高4位无效  此方式下,仅相当于快速的8086  系统复位后,自动进入该方式  保护模式:  使用24条地址线,可寻址16MB内存。 虚存寻址范围:1GB,必须利用32位虚地址形成最终的24位物理地址  保护的含义:  对形成物理地址的段地址作保护性转换  系统设定4个特权极,不同的程序运行在不同的等级上,可保护任务分离,实现任务切换  2、80386 简介:85年  32位内外DB,32位AB,132脚PGA  16~50MHz,1.6um工艺,27.5万集成度  直接寻址:4GB (1GB=230字节) 虚存管理:64TB (1TB=240字节)  功能结构: EU:  8个32位通用寄存器 乘/除硬件、64位桶形移位器:提高乘除法速度  IPU:  预取队列:16字节SRAM,加快对存储器的访问速度  IDU: 已译码队列  MMU:  分段部件:逻辑地址到线性地址的转换  分页部件:线性地址到物理地址的转换,并送往BU  分页:将内存以4KB为单位划分,较分段更细,可允许处理较小的程序与数据,避免浪费  BIU:与外界联系的通道,总线周期仅为2个时钟。  存储器管理:3种方式 实地址:与286相同  保持与8086的兼容  保护虚拟地址:本性方式  支持段页式存储结构,管理更为细致  可寻址4GB物理地址空间  可管理64TB虚拟地址空间  虚拟8086:V86  80386可虚拟成多个8086,且可以同时工作  允许在保护模式下运行8086应用程序  允许80386将内存划分为不同部分,每个部分由操作系统分配给不同的应用程序  操作系统可平均或优先分配每个应用程序的执行时间,从而实现多任务 3、80486 简介:89年,标准32位CPU  时钟40~100MHz,168脚PGA  1/0.6um工艺,120万集成度  以386为核心,增加了Cache、片内80487和面向多处理机的机构  从程序设计角度来看,其体系结构几乎没变  功能结构: 浮点运算单元FPU:  与80387完全兼容且有扩充  数据通道64位,其整体性能是386+387的2倍  8KB高速Cache:数据、指令共用  可全部存放指令  在简单循环中可大部分存放数据,以避免存储器读写过程中的大量等待周期  与分段部件、EU及FPU之间以二条32位总线相连,可合并成64位使用,以提高数据传送速度  支持二级Cache:高达256KB  一级Cache未命中时,二级Cache大多能命中  CPU访问存储器的平均等待时间几乎趋于0,解决了一级Cache无法满足要求的问题  实际上在386中已经使用外部Cache 部分采用RISC技术:  硬件实现基本指令,缩短了指令的译码时间和执行周期,减少了不规则的控制部分  流水线:预取、译码、地址生成、执行、回写  最佳状态下:平均处理速度达到1.2条指令/T  猝发总线:Burst,P12  一般总线操作:至少需要2个T  第1个T传送地址  第2个T传送数据  猝发总线操作:可每个T传送一次数据  第一次传送仍然需要2个T  以后操作时,与该地址有关的一组数据都可以进行输入输出,可省掉每次传送中的地址T  CISC和RISC:基于不同理论和构思的两种不同CPU设计技术  CISC:  指令系统包含很多指令:常用指令,复杂指令  访问内存采用多种寻址方式 采用微程序机制  RISC:  只使用简单常用指令,复杂功能可以多条指令完成  采用流水线机制执行指令  大多数指令利用内部寄存器执行,可在一个周期内完成一条指令的执行  4、Pentium,奔腾 简介:P5,93年  32位内部DB,64位外部DB,36位AB,296引脚  时钟60~200MHz, 310~330万集成度  具有与486完全不同的结构与功能  Intel为迎接Win95和多媒体时代而全新设计 结构特点:  超标量流水线:两条5级指令流水线  各有独立的ALU、地址生成逻辑和Cache接口  U线负责所有整数和浮点数指令,V线负责简单的整数指令  最佳状态下,可在一个时钟周期内执行二
                 原创力文档
原创力文档 
                        

文档评论(0)