- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第一讲:
第六章 DMA控制器和定时/计数器
回 顾:微型计算机与外部设备之间的数据传送控制方式
本讲重点:DMA的基本概念,DMA 控制器芯片8237的性能概述,内、外部结构,工作周期,工作方式,通道的优先级及数据传输速率。
讲授内容:
6. 1 DMA控制器Intel8237
一、 DMA概述
我们已经介绍了微机系统中各种常用的数据输入输出方法,有程控法(包括无条件及条件传送方式)和中断法,这些方法适用于CPU与慢速及中速外设之间的数据交换。但当高速外设要与系统内存或者要在系统内存的不同区域之间,进行大量数据的快速传送时,就在一定程度上限制了数据传送的速率。以Intel8088CPU为例,CPU从内存(或外设)读数据到累加器,然后再写到外设端口(或内存)中,若包括修改内存地址,判断数据块是否传送完,Intel8088CPU(时钟接近5MHz)传送一个字节约需要几十微秒的时间,由此可大致估计出用程控及中断的方式来进行数据传送,其数据传送速率大约为每秒几十KB字节。
为了提高数据传送的速率,人们提出了直接存储器存取(DMA)的数据传送
控制方式,即在一定时间段内,由DMA控制器取代CPU,获得总线控制权,
来实现内存与外设或者内存的不同区域之间大量数据的快速传送。
典型的DMAC的工作电路如图6-1。DMA数据传送的工作过程大致如下:
外设向DMAC发出DMA
传送请求。
DMAC通过连接到CPU
的HOLD信号向CPU提出DMA
请求。
CPU在完成当前总线操作
后会立即对DMA请求做出响
应。CPU的响应包括两个方面:
一方面,CPU将控制总线、数据
总线和地址总线浮空,即放弃对
这些总线的控制权;另一方面,
CPU将有效的HLDA信号加到
DMAC上,用此来通知DMAC,CPU已经放弃了总线的控制权。
待CPU将总线浮空,即放弃了总线控制权后,由DMAC接管系统总线
的控制权,并向外设送出DMA的应答信号。
由DMAC送出地址信号和控制信号,实现外设与内存或内存不同区域之
间大量数据的快速传送。
DMAC将规定的数据字节传送完之后,通过向CPU发HOLD信号,撤
消对CPU的DMA请求。CPU收到此信号,一方面使HLDA无效,另一方面
又重新开始控制总线,实现正常取指令、分析指令、执行指令的操作。
需要注意的是,在内存与外设之间进行DMA传送期间,DMAC控制器只
是输出地址及控制信号,而数据传送是直接在内存和外设端口之间进行的,并
不经过DMAC;对于内存不同区域之间的DMA传送,则应先用一个DMA存
储器读周期将数据从内存的源区域读出,存入到DMAC的内部数据暂存器中,
再利用一个DMA存储器写周期将该数据写到内存的目的区域中去。
二、 DMA控制器芯片Intel 8237的性能概述
Intel8237是8086/8088微机系统中常用的DMAC芯片,有如下性能:
含有4个相互独立的通道,每个通道有独立的地址寄存器和字节数寄存器,
而控制寄存器、状态寄存器为四个通道所共用。
2.每个通道的DMA请求可以分别被允许/禁止。
3.每个通道的DMA请求有不同的优先权,可以可以通过程序设置为固定的或
者是旋转的方式。
4.通道中地址寄存器的长度为16位,因而一次DMA传送的最大数据块的长度为64K字节。
8237有4种工
作方式,分别为:单字节传送、数据块传送、请求传送、级连方式。
允许用输入
信号来结束DMA
传送或重新初始
化。
7.8237可以级连以增加通道数。
三、 8237的内部组成与结构
8237的方框图如图6-3所示,主要包含以下几个部分:
1.四个独立的DMA通道
每个通道都有一个16位的基地址寄存器,一个16位的基字节数计数器,
一个16位的当前地址寄存器和一个16位的当前字节数计数器及一个8位的方
式寄存器,方式寄存器接收并保存来自于CPU的方式控制字,使本通道能够
工作于不同的方式下;
2.定时及控制逻辑电路
对在DMA请求服务之前,CPU编程对给定的命令字和方式控制字进行译
码,以确定DMA的工作方式,并控制产生所需要的定时信号;
3.优先级编码逻辑
对通道进行优先级编码,确定在同时接收到不同通道的DMA请求
时,能够确定相应的先后次序。通道的优先级可以通过编程确定为是固定的或者是旋转的。
4.共用寄存器
除了每个通道中的寄存器之外,整个芯片还有一些共用的的寄存器:包括
1个16位的地址暂存寄存器,1个16位的字节数暂存寄存器,1个8位的状态
寄存器,1个8位的命令寄存器,1个8位的暂存寄存器,1个4位的屏蔽寄存
器和1个4位的请求寄存器等,我们将对这些寄存器的功能与作用,作较为详
细的介绍。
8237内部寄存器的类型和数量如表6-1所示,其中,凡
文档评论(0)