CH2门电路概览.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
即:当 Ri 为 2.5 k? 以上电阻时,输入由低电平变为高电平 (2) 输入端负载特性: 1 +VCC +5V uI + - uo Ri T1 iB1 uI + - be2 be4 +VCC +5 V R1 4k? Ri Ri/ ? 0 2 6 4 1 2 uI / V T2、T4饱和导通 Ri = Ron — 开门电阻(2.5 k?) Ron T2、T4 截止 Ri = Roff — 关门电阻( 0.7 k?) 即:当 Ri 为 0 .7 k? 以下电阻时 , 输入端相当于低电平。 Roff 0.7 V 1.4 V * [练习] 写出图中所示各个门电路输出端的逻辑表达式。 TTL A 100? 100k? = 1 ≥1 A 100? 100k? = 0 * 2. 输出特性 uO 1 + VCC + 5 V uI + - + - iO uO / V iO /mA 0 10 20 30 -10 -20 -30 1 2 3 在输出为低电平条件下,带灌电流负载能力 IOL 可达 16 mA 0.3V 受功耗限制,带拉电流负载能力 IOH 可一般为 - 400 ?A 3.6V 注意: 输出短路电流 IOS 可达 - 33 mA,将造成器件过热烧毁 ,故门电路输出端不能接地!!! * 3. 电压传输特性 1 +VCC +5V uI + - uO + - A B 0 uO /V uI /V 1 2 3 4 1 2 3 4 AB 段: uI 0.5 V , uB1 1.3 V , T2 、T4 截止, T3 、D 导通。 截止区 3.6V BC 段: T2 开始导通(放大区),T4 仍截止。 C 线性区 D 转折区 E 饱和区 0.3V CD 段: 反相器的 阈值电压(或 门槛电压) DE 段: uI 1.4 V , T2 、T4 饱和导通, T3 、D 截止。 uO = UOL ≤ 0.3 V 阈值电压 (1)特性曲线分析: * (2)输入端噪声容限 uI uO 1 G1 G2 1 输出高电平 典型值 = 3.6 V 输出低电平 典型值 = 0.3 V 输入高电平 典型值 = 3.6 V 输入低电平 典型值 = 0.3 V UNH —允许叠加的负向噪声电压的最大值 G2 输入高电平时的噪声容限: UNL —允许叠加的正向噪声电压的最大值 G2 输入低电平时的噪声容限: * 三、动态特性 传输延迟时间 1 uI uO 50%Uom 50%Uim t uI 0 t uO 0 Uim Uom tPHL — 输出电压由高到 低时的传输延迟 时间。 tpd — 平均传输延迟时间 tPLH — 输出电压由低到 高时的传输延迟 时间。 tPHL tPLH 典型值: tPHL= 8 ns , tPLH= 12 ns 最大值: tPHL= 15 ns , tPLH= 22 ns * +VCC +5V R1 4k? A D2 T1 T2 T3 T4 D R2 1.6k? R3 1k? R4 130? Y 输入级 中间级 输出级 D1 B T1 — 多发射极三极管 e1 e2 b c 等效电路: 1. A、B 只要有一个为 0 0.3V 1V T2 、 T4截止 5V T3 、 D 导通 3.6V 2. 4. 2 TTL与非门和其它逻辑门电路 一、TTL 与非门 2. A、B 均为 1 理论: 实际: T2 、 T4 导通 T3 、 D 截止 uO = UCES4 ≤ 0.3V 3.6V 3.6V 0.7V 1V 0.3V 4.3V +VCC +5V 4k? A D2 T1 T2 T3 T4 D 1.6k? 1k? 130? Y 输入级 中间级 输出级 D1 B R1 R2 R3 R4 3.6V 3.6V 4.3V 2.1V RL +VCC 0.7V 1V 0.3V 整理结果: 1 1 1 0 A B Y 0 0 0 1 1 0 1 1 与非门 A B * 二、TTL 或非门 iB1 +VCC +5V R1 A D1 T1 T2 T3 T4 D R2 R3 R4 Y R?1 B D1? T1? T2? i ?B1 输入级 中间级 输出级 1. A、B只要有一个为 1 T2 、 T4 饱和 T3 、 D 截止 uO = 0.3V,Y = 0 5V 2.1V 1V 1V 1V 0.3V 3.6V 2. A、B 均为 0 iB1、i ?B1分别流入T1、T?1 的发射极 T2 、 T?2均截止 则 T4 截止 T3 、 D 导通 3.6V 0.3V 0.

文档评论(0)

贪玩蓝月 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档