- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
 - 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
 - 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
 - 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
 - 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
 - 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
 - 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
 
                        查看更多
                        
                    
                数字电子名词
                    1  模拟信号 analog signal :在时间和数值上均是连续,pulse signal :持续时间短暂的跃变信号,称为脉冲信号。最常见的脉冲信号有矩形波和尖顶波。
6  正脉冲 positive pulse :脉冲信号跃变后的值比跃变前的值高,称为正脉冲。
7  负脉冲 negative pulse :脉冲信号跃变后的值比跃变前的值低,称为负脉冲。
8  数制 a system of computation :数的进位和计算方式。如十进制数,由0—9的十个数码组成,逢十进一。 
10  二进制 binary system :基数为2,数码由0和1组成,逢二进一的进位计数制。 11 与逻辑 AND logic :只有当决定某一结果的N个条件都具备时,这个结果才能发生,这种逻辑关系称为与逻辑。
12  或逻辑 OR logic :当决定某一结果的N个条件中,只要有一个或一个以上条件具备,结果就发生,这种逻辑关系称为或逻辑。
13  非逻辑 NOT logic :决定事件发生的条件只有一个,当条件具备,事件不发生;当条件不具备,事件就发生,这样的逻辑关系称为非逻辑。
14  门电路 gate circuit  :又称逻辑门电路(logical gate),是数字电路的基本单元,用于实现一定逻辑关系的开关电路。
15  高电平(high level) 16  低电平(low level)??
17  正逻辑(positive logic)1表示高电平,用0表示低电平,这种逻辑关系称为正逻辑。
18  负逻辑 negative logic :规定用0表示高电平,用1表示低电平,这种逻辑关系称为负逻辑。
20  集成门电路 integrated gate circuit :将门的功能集成在一块芯片上,构成了集成门电路。
21  TTL集成门电路(transistor- transistor logic circuit)这种集成逻辑门的输入级和输出级都是由晶体管构成,实现一定的逻辑功能,所以称为晶体管—晶体管逻辑集成门电路,简称TTL门电路 。
22  三态门(tri-state logic)))))Karnaugh map :卡诺图是表示真值表的一种特定图形,由2n个方格组成,每个方格为一个最小项,这些最小项的位置是按逻辑相邻性原则排列的,即每个方格所代表的最小项与其相邻的最小项只有一个变量不同(互补),这种图形叫卡诺图。
30  最小项(standard SOP term):SOP是sum-of-products的简写, n个变量的最小项是n个因子的乘积,每个变量都以它的原变量或非变量的形式在乘积项中出现,且仅出现一次。
31  异或门  exclusive-OR gate :当输入两个变量不同时,电路的输出为1;两个输入变量相同时,电路的输出为0,这种逻辑电路称为异或门。
32  同或门  exclusive-NOR gate :当输入两个变量相同时,电路的输出为1;两个输入变量不同时,电路的输出为0,这种逻辑电路称为同或门。
33  半加器 half-adder :不考虑低位的进位数,只对本位上的两个一位二进制加数相加的组合逻辑电路称为半加器。
34  全加器 full-adder :将低位的进位数连同本位的两个二进制数三者一起求和的组合电路称为全加器。
35  编码 encode :用若干个二进制数码按一定规律编排成不同的代码,使每组代码具有特定的含义(代表某个数或某些信号),这个过程称为编码。
36  编码器 encoder :实现编码功能的组合电路称为编码器。
37  二进制编码器(binary encoder)))是计算机内部一种只能读出而不能写入数据信息的存储器。是计算机内部一种读出数据)))
                
原创力文档
                        

文档评论(0)