数字电子技术基试题及答案1_阎石第四版.docVIP

数字电子技术基试题及答案1_阎石第四版.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基试题及答案1_阎石第四版

一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。 2.将2004个“1”异或起来得到的结果是( )。 4.TTL器件输入脚悬空相当于输入( )电平。 )、 )和 )运算。 )位。 )、( )和边沿型; 9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( )电路和( )电路。 11.数字系统按组成方式可分为 ( )、( )两种; 12.两二进制数相加时,不考虑低位的进位信号是 () 。不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。时序逻辑电路的输出不仅和_________有关,而且还与_____________有关4. 一个 JK 触发器有个稳态,它可存储 位二进制数。 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。JK触发器改成T触发器的方法是 。 21.N个触发器组成的计数器最多可以组成 进制的计数器。 22.基本RS触发器的约束条件是 。 23.对于JK触发器,若,则可完成 触发器的逻辑功能;若,则可完成 触发器的逻辑功能。 五.分析题(30分) 1、分析如图所示组合逻辑电路的功能。 2.试分析如图3所示的组合逻辑电路。 (15分) 1). 写出输出逻辑表达式; 2). 化为最简与或式; 3). 列出真值表; 4). 说明逻辑功能。 3. 七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。(20) 图(37) 图(37) 4.74161组成的电路如题37图所示,分析电路,并回答以下问题 (1)画出电路的状态转换图(Q3Q2Q1Q0); (2)说出电路的功能。(74161的功能见表) 六.设计题:(30分) 1.要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过(要求有真值表等)。 ? 2. 试用JK触发器和门电路设计一个十三进制的计数器, 并检查设计的电路能否自启动。(14分) 答案: 一.填空题 1. 真值表、逻辑图、逻辑表达式、卡诺图; 2.0; 4.高 5.与 、或 、非 6.最高 7.同步型 、主从型 ; 9.TTL 、 CMOS ; 111.功能扩展电路、功能综合电路 ; 12.半 13.本位(低位),低位进位 14.该时刻输入变量的取值,该时刻电路所处的状态 15.同步计数器,异步计数器 16.RS触发器 ,T触发器 ,JK触发器 ,Tˊ触发器,D触发器 17.反馈归零法,预置数法,进位输出置最小数法 18.两 , 一 多谐振荡器 J=K=T 21.2n 22.RS=0 五.分析题20分) 1.(1、)写出表达式 ( 2)、画出真值表 (3)、当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种3人表决用的组合电路:只要有2票或3票同意,表决就通过。 2. 逻辑表达式 A B C Y1 Y2 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 (2)最简与或式: (3) 真值表 (右图)。 (4)逻辑功能为:全加器。 3. 1)据逻辑图写出电路的驱动方程:             求出状态方程:    写出输出方程:C= 列出状态转换表或状态转换图或时序图: 5) 从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端C输出一个脉冲,所以,这是

文档评论(0)

hai1956012 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档