课程设计—24时器.docVIP

  • 7
  • 0
  • 约1.12万字
  • 约 15页
  • 2016-10-13 发布于贵州
  • 举报
课程设计—24时器

电子课程设计 ——篮球24S计时器 学院:电子信息工程学院 班级:自动化091501 姓名:吕文波 学号:200915040120 指导老师:柴婷婷 2011年12月 目录: 一、设计任务及要求 3 二、总体框图 3 三、选择器件 5 四、功能模块 7 五、总体设计电路图 11 六、参考文献 13 七、心得体会 14 篮球24S计时器 设计任务与要求 有显示24秒的计时功能 置外部操作开关,控制计时器的直接清零,起碇和暂停连续功能 计时器喂24秒递减计时器,其间隔为1秒 计时器递减计时到0时,数码显示器不能灭灯 应发出光电报警信号 总体框图 1、设计框图 图1 总体框图 2、秒脉冲发生器 秒脉冲信号发生器需要产生一定精度和幅度的矩形波信号。实现这样矩形波的方法很多,可以由非门和石英振荡器构成,可由单稳态电路构成,可以由施密特触发器构成,也可以由555定时器构成等。 不同的电路队矩形波频率的精度要求不同,由此可以选用不同电路结构的脉冲信号发生器。在设计中由于脉冲信号作为计数器的计时脉冲,其精度直接影响计数器的精度,因此要求脉冲信号有比较高的精度。一般情况下,要做出一个精度比较高的 频率很低的振荡器有一定的难度 工程上解决这一问题的办法就是先做一个频率比较高的矩形波震荡器,然后将其输出信号通过计数器进行多级分项,就可以得到频率比较低 精度比较高的脉冲信号发生器,其精度取决于振荡器的精度和分级项数。 3、24秒减法计数器: 24秒减法计数器可以采用74LS160或者74LS192进行设计,在本设计中采用74LS192设计,74LS192是十进制同步加法|减法计数器,具有直接清零 异步置数功能。(74LS192功能表如图1所示) 表1 74LS192功能表: CPU CPD LD CR 操作 × × 0 0 置数 ↑ 1 1 0 加计数 1 ↑ 1 0 减计数 × × × 1 清零 4、控制电路 按照系统的要求,电路应该完成以下4个功能; 1)当操作直接清零按键时,要求计数器清零。 2)当启动按键闭合时,控制电路应封锁时钟信号CP(秒脉冲信号),同时计数器完成置数功能,显示器显示24秒字样。当启动按键释放时,计数器开始减法计数。 3)当暂停连续开关处于暂停状态时,控制电路封锁计数脉冲,计数器停止计数,显示器显示原来的数,而且保持不变,当暂停连续开关处于连续状态时,计数器正常计数,另外,外部操作开关都应该采取消抖措施,以防止机械抖动造成电路工作不稳定。 4)当计数器递减到零时,控制电路输出报警信号,计数器保持状态不变。 5、显示电路 在设计过程中采用四输入数码管,来显示数字变化。 6、报警电路 采用发光二极管作为报警灯,当灯亮时视为报警信号。 三、选择器件 各器件介绍: 1).74LS192: 为可预置的同步十进制双时钟加减法计数器,它具有上升沿有效地加计数时钟端UP和减计数时钟端DOWN;该计数器具有异步清零端,当清零信号CLR为高电平时,实现清零功能;该计数还有异步置数功能,当置数信号LOAD为低电平时,实现预置数;当计数器加计数,且计数值为9时,进位端CO输出宽度等于加计数脉冲UP的低电平脉冲,当计数器减计数,且计数值为0时借位端BO输出宽度等于减计数脉冲DOWN的低电平. 2).555定时器 555定时器可以组成施密特触发器、单稳态触发器和多谐振荡器。 3).非门74LS04 4).三输入与门74LS10 5).二输入与门74LS00 6).四输入显示器 7).LED灯 8).电阻 表2 器件列表 序列号 名称 型号 备注 序列号 名称 型号 备注 1 G1 74LS04 9 R1 10KΩ 1/8 W 2 G2 74LS10 10 R2 10KΩ 1/8 W 3 G3 74LS00 11 R3 10KΩ 1/8 W 4 G4 74LS00 12 R4 10KΩ 1/8 W 5 N5 74LS192 13 R5 100Ω 1/8 W 6 N6 74LS192 14 S1 开关 7 LEDD1 红色

文档评论(0)

1亿VIP精品文档

相关文档