基于Libero数字逻辑设计仿真及验证实验实验报告(实验4到8)2012版.docVIP

  • 12
  • 0
  • 约2.75万字
  • 约 17页
  • 2016-10-18 发布于贵州
  • 举报

基于Libero数字逻辑设计仿真及验证实验实验报告(实验4到8)2012版.doc

基于Libero数字逻辑设计仿真及验证实验实验报告(实验4到8)2012版,数字逻辑仿真软件,multisim逻辑仿真,逻辑仿真,逻辑电路仿真软件,逻辑笔电路仿真报告,逻辑仿真软件,仿真验证,仿真模型验证方法,逻辑回归交叉验证

___计算机__学院______________专业_____班________组、学号______ 姓名______________协作者______________ 教师评定_________________ 实验题目_________基于Libero的数字逻辑设计仿真及验证实验_________ 熟悉EDA工具的使用;仿真基本门电路。 仿真组合逻辑电路。 仿真时序逻辑电路。 基本门电路、组合电路和时序电路的程序烧录及验证。 数字逻辑综合设计仿真及验证。 实验报告 1、基本门电路 一、实验目的 1、了解基于Verilog的基本门电路的设计及其验证。 2、熟悉利用EDA工具进行设计及仿真的流程。 3、学习针对实际门电路芯片74HC00、74HC02、74HC04、74HC08、74HC32、74HC86进行VerilogHDL设计的方法。 二、实验环境 Libero仿真软件。 三、实验内容 1、掌握Libero软件的使用方法。 2、进行针对74系列基本门电路的设计,并完成相应的仿真实验。 3、参考教材中相应章节的设计代码、测试平台代码(可自行编程),完成74HC00、74HC02、74HC04、74HC08、74HC32、74HC86相应的设计、综合及仿真。 4、提交针对74HC00、74HC02、74HC04、74HC08、74HC32、74HC86(任选一

文档评论(0)

1亿VIP精品文档

相关文档