基于台multiim11平的N进制计数器设计与仿真.docVIP

  • 4
  • 0
  • 约 6页
  • 2017-03-03 发布于贵州
  • 举报

基于台multiim11平的N进制计数器设计与仿真.doc

基于台multiim11平的N进制计数器设计与仿真,二进制计数器,十进制计数器,74ls161十进制计数器,5进制计数器,8进制计数器,74ls90十进制计数器,五进制计数器,4进制计数器,d触发器4进制计数器

基于的N进制计数器设计与仿真 【电源网】计数器是记忆时钟脉冲个数的数字电路,作为一种最典型的时序逻辑电路,在各类数字系统中有着广泛的应用。计数器的设计方法主要有两种,1 以时钟触发器为核心加上必要的门电路进行设计;2 利用集成计数器构建,这种方法从设计原理到硬件实现都相对简单,因而较为常用。基于集成计数器的N进制计数器设计方法有归零法和置数法。文中以最常用的4位二进制 十六进制 同步加法计数器74LS161及十进制同步加法计数器74LS160为核心,以三十六进制为例,介绍了归零法设计N进制计数器的方法,并用Multisim10软件进行仿真。Multisim10软件由美国国家仪器 National Instruments,NI 公司于2007年推出,该软件具有以下特点:1 直观的图形界面;2 庞大的元器件库;3 丰富的测试仪器;4 完备的分析工具;5 强大的仿真能力;广泛应用于电子电路的教学、设计和科研中。 1 归零法设计原理 1.1 集成计数器功能描述 集成计数器由芯片厂家生产后,其功能已固化在集成芯片中,其功能常用状态表描述。表1是4位二进制同步加法计数器74LS161的状态表,表中 是异步清零控制端,低电平有效; 是同步置数控制端,低电平有效;ENP和ENT是计数器工作状态控制端,高电平计数;CLK是计数脉冲输入端;D、C、B、A是并行数据输入端;QD、QC、QB、QA是计数器

文档评论(0)

1亿VIP精品文档

相关文档