- 8
- 0
- 约 6页
- 2016-11-01 发布于贵州
- 举报
实验六、序列信号发生器与序列信号检测器的设计
一、实验目的
1、掌握序列发生器和检测器的工作原理;
2、初步学会用状态机进行数字系统设计。
二、实验要求
1、基本要求
设计一个序列发生器;
设计一个序列的检测器。
2、扩展要求
1)设计一个序列发生器,将8 位待发生序列数据由外部控制输入进行预置,从而可随时改变输出序列数据。
2)将8 位待检测预置数由按键作为外部输入,从而可随时改变检测密码。写出该检测器的VHDL 代码,并进行编译下载测试。
3)如果待检测预置数以右移方式进入序列检测器,写出该检测器的VHDL 代码(两进程符号化有限状态机)。
三、实验原理
序列发生器原理
在数字信号的传输和数字系统的测试中,有时需要用到一组特定的串行数字信号,产生序列信号的电路称为序列信号发生器。
本实验要求产生一串序列。该电路可由计数器与数据选择器构成,其结构图如图6-1所示,其中的锁存输出的功能是为了消除序列产生时可能出现的毛刺现象:
图6-1 序列发生器结构图
2、序列检测器的基本工作过程:
序列检测器用于检测一组或多组由二进制码组成的脉冲序列信号,在数字通信中有着广泛的应用。当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测
您可能关注的文档
最近下载
- 2025年发展对象培训班考试题库答案.docx VIP
- 广州医科大学南山学者实施细则.docx VIP
- 第四章 遥感传感器成像原理及其图像特征.ppt VIP
- 临床护理留置针回血处理.pptx
- 常见的第 20章 癌基因、抑癌基因与生长因子-2011.ppt VIP
- 自考06159 教育社会学 高频选择题题库(含解析,适配核心知识点).docx VIP
- 2015水工混凝土施工规范.docx VIP
- 朱集煤矿采区论文资料.doc VIP
- CSC-163A [V1.15] [11A05DB9] 数字式线路保护装置使用说明书.pdf VIP
- 2023年06月国家国防科技工业局核技术支持中心社会招考聘用笔试历年难、易错考点试题含答案解析.docx
原创力文档

文档评论(0)