数控分频器的VerilogHDL设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数控分频器的VerilogHDL设计

附表1: 广州大学学生实验报告 开课学院及实验室:物理与电子工程学院-电子楼317室 2016 年 5 月 5 日 学 院 物 电  年级、专业、班 姓名 Jason.P 学号 实验课程名称   成绩 数控分频器的VerilogHDL设计 指 导 教 师 实验目的: 1.设计实现一个根据不同的输入,将时钟信号进行分频;? 2.掌握分频计数器类型模块的Verilog描述方法; 3.学习设计仿真工具的使用方法; 4.学习层次化设计方法。 实验内容: 1.用Verilog语言设计一个数控分频器; 2.编制仿真测试文件,并进行功能仿真; 3.下载并验证分频器功能。 实验原理: 数控分频器的功能就是在输入端给定不同数据时,将对输入的时钟信号有不同的分频比,数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与预置数加载输入信号相接即可。 实验HDL描述: module fdiv1 CLK,PM,D,DOUT,RST ; input CLK; input RST; input[3:0] D; output PM; output[3:0] DOUT; reg[3:0] Q1; reg FULL; * synthesis,probe_port,keep* wire LD; always @ posedge CLK or posedge LD or negedge RST if !RST begin Q1 0; FULL 0; end else if LD begin Q1 D; FULL 1; end else begin Q1 Q1+1; FULL 0; end assign LD Q1 4B0000 ; assign PM FULL; assign DOUT Q1; endmodule 四、仿真结果: 由波形图可见,当RST为低电平时,LD置位,装载预置数5(0101);当计满值为0000(图中DOUT:1111后的一小段),LD置位并输出一次脉冲PM,然后加载预置数,继续计数。 五、引脚锁定: 六、硬件测试结果: 下载程序到目标机 注键 七、实验心得: 通过本次实验,使我明白了数控分频器的工作原理,并通过蜂鸣器直观地对比了不同的分频效果。巩固了理论知识和实验流程,提高了效率,为后续实验打下良好的基础。 说明:各学院(实验中心)可根据实验课程的具体需要和要求自行设计和确定实验报告的内容要求和栏目,但表头格式按照“实验项目名称”栏以上部分统一。

文档评论(0)

peain + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档