- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机系统结构123
模拟试卷1
名词解释
系统结构:是对计算机系统中各机器级之间界面的划分和定义,以及对各级界面上、下的功能进行分配。
SIMD:单指令流多数据流计算机系统。
资源共享
Cache:高速缓冲存储器
模拟: 是对真实事物或者过程的虚拟
选择
Cache是介于CPU和( C )之间的小容量存储器,能高速地向CPU提供指令和数据,从而加快程序的执行速度。
A.寄存器 B.DRAM C.主存 D.硬盘
并行性开发的途径为时间重叠、资源共享和( C )等。
A.时间并行 B.资源分布 C.资源重复 D.时间并发
冯?诺依曼型计算机的设计思想是( C )。
A.存储数据并按地址顺序执行 B.存储程序并按地址逆序执行
C.存储程序并按地址顺序执行 D.存储程序并乱序执行
在计算机系统的层次结构中,属于硬件级的是( D )。
A.应用语言级 B.高级语言级 C.汇编语言级 D.机器语言级
消除流水线性能瓶颈的方法:瓶颈段细分和( B )。
A.瓶颈段串联 B.瓶颈段并联 C.瓶颈段拆分 D.瓶颈段流水
简答
试述现代计算机系统的多级层次结构。
试述RISC设计的基本原则和采用的技术。
试述全相联映像与直接映像的含义及区别。
直接映像: 指主存的一个字块只能映像到Cache的一个准确确定的字块中
CPU写Cache时内容不一致现象,有那两种解决方法?各自的优缺点是什么?
【解】
有两种方法:
写回法(抵触修改法):是在CPU执行写操作时,信息只写入Cache,仅当需要被替换时,才将已被写入过的Cache块先送回主存,然后再调入新块。
写直达法(直达法):利用Cache-主存存储层次在处理机和主存之间的直接通路,每当处理机写入Cache的同时,也通过此通路直接写入主存。
在可靠性上,写直达法优于写回法;在与主存的通信量上,写回法少于写直达法;在控制的复杂性上,写直达法比写回法简单;在硬件实现的代价上,写回法要比写直达法好。
计算
某模型机由8条指令,使用频度为
0.3 0.3 0.2 0.1 0.05 0.02 0.02 0.01
试分别用Huffmann编码和扩展编码对其操作码进行编码,限定扩展编码只能做两种长度,则它们的编码长度比定长操作码的长度减少多少?
【解】
频度 Huffman 长度 扩展 长度 I1 0.3 00 2 00 2 I2 0.3 01 2 01 2 I3 0.2 10 2 10 2 I4 0.1 110 3 11000 5 I5 0.05 1110 4 11001 5 I6 0.02 11110 5 11010 5 I7 0.02 111110 6 11011 5 I8 0.01 111111 6 11100 5 定长编码长度:3
Huffman长度:(0.3+0.3+0.2)*2 + 0.1*3 + 0.05*4 + 0.02*5 + 0.02*6 + 0.01*6 = 2.38
长度减少3-2.38=0.62
扩展编码长度: (0.3+0.3+0.2)*2 + (0.1 + 0.05 + 0.02 + 0.02 +0.01) * 5 = 2.6
长度减少3-2.6=0.4
模拟试卷2
名词解释
1.系统结构: 指系统内部各组成要素之间的相互联系、相互作用的方式或秩序,即各要素在时间或空间上排列和组合的具体形式。
2. RISC: 精简指令系统计算机,只采用使用频度高、简单、执行速度快的指令类型。
4.实页冲突: 发生两个以上的虚页想要进入主存中同一个页面位置的现象。
5.仿真: 用模型来代替实物进行研究、试验的方法
选择
Cache是介于CPU和( C )之间的小容量存储器,能高速地向CPU提供指令和数据,从而加快程序的执行速度。
A.寄存器 B. DRAM C. 主存 D. 硬盘
并行性开发的途径为时间重叠、( C )和资源共享等。
A. 时间并行 B. 资源分布 C.资源重复 D. 时间并发
RISC的三个基本要素是:(1)一个有限的简单的指令集;(2)CPU配备大量的( B ) ;(3)强调对指令流水线的优化。
A. 专用寄存器 B. 通用寄存器 C. Cache D. 内存
冯?诺依曼型计算机的设计思想是存储程序并按地址顺序执行,它的主要组成部分包括:运算器、( B )、控制器适配器与I/O设备。
A. 寄存器 B. 存储器 C. 缓冲器 D. 译码器
指令格式中的( A )字段,用来表征指令的操作特性与功能。
A. 操作码 B. 指令字 C.数据字 D.地址码
简答
试述现
文档评论(0)