- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
差分信号在通信传中的应用
Differential Signaling
What and WHY?
下面这一节将解释什么是差分信号传输技术,为何应用差分信号,以及它的一些好处。
What is Differential Signaling? 本人专制贱人,资料共享,完全免费,绝不收费。
差分信号利用两根导线来传输数据。在这次讲座中,我们将主要讨论低压差分信号(LVDS)技术,以后还
将更为详细的讨论它。我们还将讨论已得到应用的其他几种差分技术。LVDS 驱动器一般为电流驱动器,
在接收一侧则一般是简单的 100 欧姆无源端接器。在正引线上,电流正向流动,负引线构成电流的返回
通路。接收器仅仅给出A和B 线上的信号差。A 和 B 线共有的噪声或者信号将被抑制掉。
高速传输已经是一个实际的需求,这一需求每年以惊人的速度增长。随着处理器变得越来越快,总线速度
必须相应提升以满足其要求。随着速度的增加,时间裕度相应减少 — 于是出现了对高性能接口装置的
需求。还记得只能看到文字信息的年代吗?今天你可以在每封 email 中看到图标、图像以及大把大把的各种
附件 — 于是,台式机通过数据网和电信网的连接,推动了对带宽的需求的增长。
这张幻灯片示出了信号摆幅变小以及向差分信号转移的趋势。一般,当信号摆幅减小时,噪声裕度也相应
降低。然而,LVDS 就不是这种情况,即使它的信号摆幅小于 BTL 或者 GTL 。它可以实现更大的信号裕度。
这就是差分信号所带来的好处。
TTL/CMOS 逻辑或者摆幅更小的技术(BTL 和 GTL)在底板中的使用,是当前设计工程师们一个共同的选择,
但是它们提供的对噪声的抗扰性都达不到 LVDS 信号所具备的水平,消耗的功率过大,端接复杂,而且不易
升级。
速度——信号的转换时间就是你能达到的速度的极限。更高的信号摆幅将需要花更长的时间才能完成转换。
一个提高速度的办法就是缩短转换时间,但由于噪声、串扰和功率方面的原因,那是不现实的。
为了提高速度,LVDS 通过降低信号摆幅来加快转换过程。更短的转换时间,并不会增加串扰、EMI 和功耗,
因为信号摆幅大大减小了。一般来说,这减小了噪声裕度,但 LVDS 可以利用其差分传输方式来解决这个
问题,在该方案中,信-噪比得以大大提高。
上图通过一个只有大信号 1/10 的小信号进行了说明,在相同的 dv/dt 条件下,速度可以提高 7x 以上。
但这还不是全部,由于信号小,可以通过提高 dv/dt,达到更高的速度。
由于信号摆幅小,LVDS 可以获得速度上的优势……而这有助于获得其他方面的好处,如功耗和噪声等。
低压差分信令技术在标准 ANSI/TIA/EIA-644-A-2001(这是过去的 ANSI/TIA/EIA-644 的一个修订本) 中
得到了详细的说明和规定。该标准只规定了 LVDS 信号电平 — 传输介质和应用都由用户来决定,这一点
使得 LVDS 在种类繁多的各种应用中大有用武之地。事实上,许多系统标准都以 LVDS 作为收发信号格式。
TIA 版本是一种一般性的标准,仅规定了驱动器的输出端和接收器输入端的特性。它的目的是为其他的标准
所引用,而由这些标准来定义整个接口,包括协议、连接器和媒质,如 SPWG(Standard Panels Working
Group)组织制定的针对笔记本电脑的 Camera Link 标准或者 FPD 接口标准。LVDS 在很多特定应用中
使用。
IEEE 标准则定义了针对 SCI(Scaleable Coherent Interface)应用的 LVDS,在测试、条件和限制方面实
现了多样化。这更倾向于具体的垂直应用,但从概念上来说,它们是相同的。
LVDS 是一种电流环路信令技术,其电流流动的方向(顺时针或者逆时针)决定了逻辑电平(高或低)。线对
中一根线上的电流为 3.5 mA ,从另一根线上返回。端接电阻两端将产生电压(约为 +/-3.5 mA x 100? =
+/-350 mV )。
接收机是差分比较器,对该电压的极性进行测量,正电压对应于逻辑高而负电压对应于逻辑低。
LVDS 的小摆幅和差分的本质使得它成为一种高速、低噪声和低功耗的技术。恒定而小的输出电流降低了电源
/地线噪声,由于信号线对中的电流与电流环路是紧密耦合在一起的,发射的电磁场实现相互抵消,从而减少
EMI。
这幅简化的图片说明了低压、差分信号技术是如何工作的。电流流过端接电阻,接收装置对电阻两端的电压
进行解读。接收机将根据电阻两端的电压发出满幅的 CMOS/TTL 1或0电平。
连接线应该被视为传输线——距离越增加,对其应愈加关注。由于 LVDS 在本质上属于低电压信,而且有
潜在的 EMI 问题,因此,该技术主要适用于几米之内的短距传输。
文档评论(0)