15电子设计大赛频率计.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
15电子设计大赛频率计

数字显示脉冲参数测试仪(A 题)摘要:本文设计的是一个数字显示脉冲信号参数测试仪,实现对脉冲信号的参数测量。根据需要完成的功能,分为:前端信号处理模块、峰值检波模块、窗口比较器模块、AD/DA 模块、电源模块等。本设计中,信号经峰值检波器后,信号被 AD 提取,MCU 根据 AD 的结果切换到合适的档位获取脉冲幅值信息。MCU 同时输出适当的电压给窗口比较器,使比较器输出含频 率、上升沿、下降沿、正脉宽等信息的脉冲,FPGA 对信息脉冲精准处理,并将处理结果传给MCU,MCU 将结果数字显示,从而实现各种参数的测量与显示。本设计中的信号处理部分,利用 FPGA 的强大处理能力,完成数字信号的处理,将处理后 的信号送至单片机进行显示,综合应用了电容去耦、滤波以及同轴电缆等抗干扰措施,减少 的电路中的干扰。经验证,本方案完成了全部基本功能和大部分扩展功能。关键词:峰值检波窗口比较器 脉冲参数测试 等精度测频目录一、系统设计与方案论证21.1 前端信号处理部分21.2 信号幅值测量部分。21.3 频率测量部分21.4 时间沿、占空比测量部分3二、硬件电路设计42.1 系统框图42.2 前端信号处理电路设计42.3 峰值检波器电路设计52.4 比较器部分电路设计52.5 电源部分6三、软件设计7四、测试结果10参考文献151 / 16一、系统设计与方案论证1.1 前端信号处理部分由于信号幅度跨度大(20mv-5V),所以对于不同幅值的信号需要进行适当的处理后才能让后继电路精准的测出幅值。方案一:采用高速 AD 直接方案,由于在上升沿极短时,需要对 AD 的速度有较高要求才能采到足够多的信号点进行处理,但高速 AD 在考虑到成本时位数比较低,精度较差。且对信号处理的平台要求较高,性价比低。方案二:采用继电器进行档位切换,对小信号放大,中等幅值信号跟随,大幅值信号衰减以便后继电路进行处理。但本题对功耗有所考量,所以继电器不适用于这点要求。方案三:采用模拟开关进行档位切换,TI 公司的模拟开关 TS5A3159DBVR 在导通时通道阻值仅为 1Ω,相对继电器基本没有功耗。综合上述分析,选择方案三,模拟开关切换档位,配合宽带放大器对小信号放大。1.2 信号幅值测量部分。方案一:采用 AD637 交流有效值测量专用芯片,该芯片在千赫兹级别测量方面有着良好的表现,但是由于内部集成乘法器,输出端有 2 倍频的纹波存在,且该纹波幅值在信号频率非常低时较大。方案二:采用峰值检波器进行幅值测量,该方案设计电路原理简单,在低频的幅频特性响应比较好,故采用方案二。1.3 频率测量部分方案一:采用单片机测量频率,利用捕获模式进行测量。低频率实现简单,高频率实现复杂且不稳定。方案二:采用 FPGA 测量频率,通过等精度测量的方法进行测量。通过 FPGA 内部倍频 到 200M 进行等精度测量,误差小,能满足题目的要求。综合上述分析,方案一难以满足提高部分的要求,方案二,实现简单,效果好,可以满足全部要求。故采用方案二。图 1 频率测量原理图2 / 162 频率测量波形图时间沿、占空比测量部分方案一:采用高速 AD 进行采样,通过一定的算法得到上升时间、下降时间和占空比,原理简单、但算法实现难度较高。方案二:采用双路比较器电路,通过 DA 输出脉冲幅度的 50%测量占空比,输出脉冲幅度的 10%、90%测量上升时间与下降时间,实现简单、但硬件稳定度要求较高。综合上述分析,方案一对算法要求较高,不利于短时间调试。方案二,实现简单,只要硬件稳定,可以满足全部要求。故采用方案二。图 3 时间沿检测原理图图 4 时间沿检测电路图3 / 16图 5 时间沿检测波形图二、硬件电路设计2.1 系统框图本系统模块框图如下图所示:图 6 系统框图信号首先由模拟开关控制是否对信号进行放大衰减或者跟随,适当的信号进入峰值检波 器后由 AD 采出信号的幅度。后 mcu 输出信号幅度 10% 和 90%两个点的参考电压,当信号幅 值到达这两个点时,高速比较器做出响应,如果只考察信一端的比较器输出,便可以测出信 号的频率。只要读出两个比较器组成的脉宽时间便可以算出时间沿长短。便可以利用类似的 方法便可以测出信号的脉宽和占空比。2.2 前端信号处理电路设计档位采用两个模拟开关 TS5A3159DBVR,该模拟开关内阻仅为 1Ω,通道控制二选一,只要把两个开关进行级联,便可以得到三个数控的模拟输出端。衰减网络通过误差为 0.01%的精密电阻进行分压,足以达到要求的最高精度 1%的分压要求。4 / 16小信号放大采用电流反馈型运放,带宽增益积高。在运放的供电端做好滤波工作,尽量减少小信号被放大之后的振铃现象。2.3 峰值检波器电路设计峰值检波器的精准度直接关系到时间沿和高频时脉宽测量的精度。所以峰

文档评论(0)

daoxbiviy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档