9为数显定时器.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
9为数显定时器

目录 实验目的.? 实验任务和要求.? 设计方案的选择.? 实验原理. 5. 电路主要元器件介绍. 6. 电路焊接及调试. 7. 故障分析.? 8. 仪器仪表清单.? 9. 心得体会.?? 10. 致谢.? 11. 参考文献.? 一、?实验目的:? 本课程为电子、通信类专业的独立实践课,该课程设计建立在电路基础低频与高频电子线路等课程的基础上,主要让学生加深对高频电子线路理论知识的掌握,使学生能把所学的只是系统地、高效地贯穿到实践中来,避免理论与实践的脱离,同时提高学生的动手能力,并在实践中不断完善理论基础,有助于培养学生综合能力。 二、?实验任务和要求:? 2.1任务:根据数电模电知识,设计一个具有较高精度的9为数显定时器。? 2.2要求:? 1.?具有数码管显示9秒的定时功能;? 2.?定时器为9秒递减定时;? 3.?数显定时器的记数频率可调; 三、?设计方案的选择:? 3.1方案一:它是由555电路组成的多谐振荡器构成实际脉 冲发生器,一只可预置数二进制同步可逆计数器74LS193组成的脉冲计数 器,译码和显示驱动器4511组成,它将输出的BCD码译码后通过数码器显示出来。? 3.2方案二:同方案一一样,不过改变了多谐振荡器电路, 使之更加简明容易操. ? 3.3方案三:在方案二的基础上,不改变多谐振荡器,可逆计数器改为74LS192,七段显示译码器改为输出低电平有效的74LS47,因此数码管也改为共阳极的。 经过选择优化后,决定使用方案二的电路组为最终电路,原因是方案二在以后的焊接及功能方面更容易操作,并且元器件容易领取。方案三虽好,可是共阳极数码管不如共阴极数码管常见。 四、?实验原理:? 4.1电路工作原理图:? 时钟脉冲发生器?———???脉冲计数器?———???译码驱动 器??———数码显示器? 4.2各模块电路的设计及其原理图:? 4.2.1时钟脉冲发生器的设计: 它是由555电路组成的多谐振荡,其振荡周期T=0.7(R1+R2)*C2,电路中R1=R0+R滑上,R2=R滑下.当电源接通后电容C2被充电,当VC上升到2/3VCC时,使V0为低电平,同时放电三极管T导通,此时电容C2通过R滑下和T放电,VC下降,当VC下降到1/3VCC时,V0翻转为高电平。电容器放电时间为:tpl=R2*C2*ln2=0.7R2*C2。当放电结束时T截止,VCC将通过R1,R2向电容C充电,VC由1/3VCC上升到2/3VCC所需的时间为tph=(R1+R2)*C2*ln2=(R1+R2)*C2*0.7,当vc上升到?2/3VCC时,电路又翻转为低电平。如此周而复始,在电路的输出端就得到一个周期性矩形波:f=1/(tpl+tph)= 1.43/[(R1+R2)C2],此电路振荡周期可以由电位器来调节。 4.2.2 脉冲计数器的设计: 脉冲计数器是由一直预置二进制数同步可逆计数器74LS193组成,它能对时钟脉冲进行加减记数,并在Q0-Q3输出四位二进制数。此电路中74LS193接成减计数器,通过将D0,D3接高电平,D1,D2接低电平,得到二进制数1001,可将计数器预置位9.同时时钟脉冲发生器工作,输出时钟脉冲,由555三号引脚输出的时钟脉冲输入到74LS193的减记数端四号引脚。因此随着时钟脉冲的输入,计数器作减记数。计数器由9递减至0,然后由Q0-Q3输入4511译码驱动器。 4.2.3译码驱动器的设计: 在BI=LT=0的条件下,当LE=0时锁存器不工作,译码器的输出随输入码的变化而变化再经数码显示器显示读数。当LE由0到1,输入码被所存,输出R取决于所存器的内容,不在随输入变化而变化。 4.3总电路设计: 如图所示,把所有的单元电路按照逻辑关联方式联系在一起,电路便可以从9开始倒计时。 五、?电路主要元器件介绍: 5.1?555定时器:? ? 555?定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路? ??它的各个引脚功能如下:???? 1脚:外接电源负端VSS或接地,一般情况下接地。???? 8脚:外接电源VCC,双极型时基电路VCC的范围是4.5?~?16V,CMOS型时基电路VCC的范围为3?~?18V。一般用5V。???? 3脚:输出端Vo?

文档评论(0)

peain + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档