数字钟设计—课程设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
 数字钟设计—课程设计

电子技术课程设计 数字钟设计 院(系)名称 信息工程学院 专 业 班 级 学 号 学 生 姓 名 指 导 教 师 数字钟设计 摘要1 绪论 1 1.1 课题描述 1 1.2 基本工作原理及构成框图 1 2 设计原理及相关芯片介绍 2 2.1 晶体振荡器电路 2 2.1.1 工作原理及电路组成 2 2.1.2 二进制计数器CD4060 3 2.2 分频器电路 3 2.2.1 工作原理及构成 3 2.2.2 2输入与非门74HC00D 4 2.2.3 七段显示译码/驱动器CD4511 4 2.3 时间计数电路 6 2.3.1 十进制计数器74HC390 6 2.3.2 工作原理及电路组成 6 2.4 译码驱动及数字显示电路 7 2.4.1 7段数码管译码器74LS47 7 2.4.2 数字显示电路 8 2.5 校正电路 10 2.6 整点报时电路 11 2.6.1 工作原理及电路组成 11 2.6.2 8输入与非门74HC30D 11 3 总体电路设计 12 3.1 实验设备及元器件 12 3.2 部分元器件介绍 12 总 结 16 致 谢 17 参考文献 18 1 绪论 1.1 课题描述 数字钟其小巧,价格低廉,走时精度高,使用方便,功能多更加现代人的工作和生活,因此得到了广泛的使用。根据数码管动态显示原理来进行显示,用的晶振产生振荡脉冲,采用相应进制的计数器,转化为二进制数,经过译码和显示电路准确地将时间“时”“分”“秒”用数字的方式显示出来“时”“分”“秒”在此次设计中,电路具有显示时间的其本功能,还可以实现对时间的调整。 图所示为数字钟的一般构成框图数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。“时”“分”“秒”通常使用石英晶体振荡器电路构成数字钟晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。图所示电路通过实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电阻为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。晶体的频率选为32768HZ。该元件专为数字钟电路而设计,其频率较低,有利于减少分频器级数。C1、C2均为30pF。当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施 图4 CD4060引脚图 它有两部分组成,一部分是14级分频器信号;另一部分是振荡器,由内含两个串接的反相器和外接电阻电容构成,因此该集成电路可以直接实现振荡和分频的功能。CD4060的工作电压通常为4.5V~18V。 2.2 分频器电路 通常,数字钟的晶体振荡器输出频率较高,为了得到的秒信号输入需要对振荡器的输出信号进行分频本实验中采用CD4060来构成分频电路。CD4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。计数为级进制计数器,可以将的信号分频为8”,各笔段都被点亮,以检查显示器是否有故障。BI为消隐功能端,低电平时使所有笔段均消隐,正常显示时,B1端应加高电平。LE是锁存控制端,高电平时锁存,低电平时传输数据。a~g是7段输出,可驱动共阴LED数码管。 另外,CD4511显示数“6”时,a段消隐;显示数“9”时,d段消隐,所以显示6、9这两个数时,字形不太美观。所谓共阴LED数码管是指7段LED的阴极是连在一起的,在应用中应接地。限流电阻要根据电源电压来选取,电源电压5V时可使用300Ω的限流电阻。 图7 CD4511引脚图 CD4511的真值表如表1所示。CD4511有拒绝伪码的特点,当输入数据越过十进制数9(1001)时,显示字形也自行消隐。 表1 CD4511真值表 2.3 时间计数电路 时间计数单元有时计数、分计数和秒计数等几个部分。时计数单元一般为进制计数器计数器,其输出为两位码形式;分计数和秒计数单元为进制计数器,其输出也为码。一般采用10进制计数器74HC390来实现时间计数单元的计数功能该器件为双异步计数器,并且每一计数器均提供一个异步清零端(高电平有效)。 图 74HC390内部框图秒个位计数单元为进制

文档评论(0)

xch562 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档