硬件课程设计(论文)-基于FPGA的数字时钟设计.docVIP

 硬件课程设计(论文)-基于FPGA的数字时钟设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
 硬件课程设计(论文)-基于FPGA的数字时钟设计

信息与控制工程学院硬件课程设计说明书 基于FPGA的数字时钟设计 学生学号: 学生姓名: 专业班级: 指导教师: 职 称: 教授 起止日期: 2011.3.28~2011.4.15 吉林化工学院 Jilin Institute of Chemical Technology 基于FPGA的数字时钟设计 信息与控制工程学院硬件课程设计说明书 - PAGE 18 - - PAGE I - 硬件课程设计任务书 一、设计题目:基于FPGA的数字时钟设计 二、设计目的 1.掌握利用EDA开发工具Max+plusII进行可编程逻辑器件设计的方法; 2.掌握用FPGA进行计数器、译码器及LED动态扫描显示驱动电路设计的方法; 3.熟练掌握可编程逻辑器件的文本输入(VHDL)层次化设计方法; 4.掌握利用Max+plusII进行软件仿真及对可编程逻辑器件进行硬件下载的方法。 三、设计任务及要求 设计并实现数字钟。下载芯片:EPF10K10LC84(Altera的FLEX10K系列芯片)。 时钟基本功能:1.具有时、分、秒显示,24小时循环计时功能;2.具有时间校准(调时/对时)功能。可扩展其它功能。 四、设计时间及进度安排 设计时间共三周(11.3.28~11.4.1 周安排 设 计 内 容 设计时间 第一周 学习可编程逻辑器件开发工具Max+plusII的使用及原理图输入设计方法,熟悉硬件电路(显示及驱动电路),学习VHDL,设计时、分、秒模块,并进行软件仿真。 11.3.28-11.4.01 第二周 学习可编程逻辑器件的文本输入层次化设计方法,设计数字钟的译码、动态扫描及整点报时模块,设计数字钟顶层电路,下载实现数字时钟的基本功能。 11.4.04-11.4.08 第三周 实现基本要求之外的其它扩展功能;用PROTEL软件绘制整体硬件原理图;撰写并完成硬件课程设计说明书,测试硬件设计作品的功能,进行课程设计答辩。 11.4.11-11.4.15 五、指导教师评语及学生成绩 指导教师评语: 年 月 日 成绩 指导教师(签字): - PAGE 19 - 目 录 TOC \o 1-3 \h \z HYPERLINK \l _To硬件课程设计任务书 PAGEREF _To\h I HYPERLINK \l _To第1章 设计的硬件平台及开发工具 PAGEREF _To\h 1 HYPERLINK \l _To1.1 硬件平台 PAGEREF _To\h 1 HYPERLINK \l _To1.2 开发工具 PAGEREF _To\h 1 HYPERLINK \l _To第2章 数字时钟的设计方案及FPGA的顶层设计 PAGEREF _To\h 2 HYPERLINK \l _To2.1 数字钟整体设计方案 PAGEREF _To\h 2 HYPERLINK \l _To2.1.1 数字钟的功能 PAGEREF _To\h 2 HYPERLINK \l _To2.1.2 硬件要求 PAGEREF _To\h 2 HYPERLINK \l _To2.1.3 引脚说明以及设计方案 PAGEREF _To\h 2 HYPERLINK \l _To2.2 可编程逻辑器件FPGA的顶层设计 PAGEREF _To\h 2 HYPERLINK \l _To第3章 数字时钟的底层模块设计 PAGEREF _To\h 4 HYPERLINK \l _To3.1 秒模块设计 PAGEREF _To\h 4 HYPERLINK \l _To3.1.1 秒模块VHDL程序 PAGEREF _To\h 4 HYPERLINK \l _To3.1.2 秒模块的仿真实现 PAGEREF _To\h 5 HYPERLINK \l _Toc3602427

文档评论(0)

gbn092 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档