多功能電子时钟的设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
多功能電子时钟的设计

4.1 多功能电子时钟的设计 一、技术指标 1.设计一台能准确计时,以十进制数形式显示“时”、“分”、“秒”的多功能电子时钟钟; 2.小时为24进制,分和秒均为60进制; 3.有校时功能,可以分别对“时”、“分”信号进行单独校对; 4.能整点报时。要求报时声为四低一高,最后一响为整点。 二、基本原理说明 多功能电子时钟实际上是一个对标准频率(1Hz)进行计数的计数电路。多功能电子时钟是采用数字电路实现“时”、“分”、“秒”数字显示的计时装置。具体实现为:用石英晶体振荡器或555振荡器产生1秒的标准“秒”信号;设计60进制计数器,即60秒累计为1分;同样设计,60分为1小时,并以24小时为一计时周期;各自引到显示器能显示“时”、“分”、“秒”;具有整点报时功能,要求报时声音四低一高,最后一响为整点;由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1Hz时间信号必须做到准确稳定。如果数字钟走时有误差,应由校时电路校正;通过本课程设计,使学生巩固和加强“数字电子技术”课程的理论知识;掌握电子电路一般的设计方法,并了解电子产品研制开发过程;基本掌握电子电路安装和调试的方法;培养独立分析问题和解决问题的能力以及创新能力和创新思维。 通常使用石英晶体振荡器电路或555定时器构成多功能电子时钟。图 4-1所示为多功能电子时钟的一般构成框图。 图4-1 多功能电子时钟原理框图 1.振荡器 图4-2 (a)555内部结构电路图 图4-2 (a)555内部结构电路图 能输出一定频率的矩形脉冲 (自激振荡)。用555实现 多谐振荡,需要外接电阻R1, R2和电容C,并外接+5V的 直流电源。选用合适的参数, 使555定时器给数字钟提供 一个频率稳定准确的1kHz 的方波信号,可保证数字钟 的走时准确及稳定。555定 时器的内部结构电路图、外 部接线图、及波形图, 如图4-2(a)、(b)、(c)所示: 图4-2 (b) 555外部接线图 图4-2 (c) 及波形图 第一个暂稳状态的脉冲宽度,即从充电上升到所需的时间: 第二个暂稳状态的脉冲宽度,即从放电下降到所需的时间: 振荡周期: 振荡频率: 为得到1kHz的方波信号可选择:、、。 2.分频器 图4-3 分频电路框图因为555定时器产生的标准时间信号频率很高(1kHz),为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频。通常是用计数器来实现分频的,可采用多级十进制计数器来实现。例如:1kHz的振荡信号分频为1Hz的分频倍数为1000(103),即实现该分频功能需要3级十进制计数器,只需将低位的Q3和高位的CP相连即可,如图4-3。实验室常用的十进制计数器有74LS90 图4-3 分频电路框图 注意:若采用74LS90,需先将74LS90接成十进制计数器;若采用CD4518来实现,在仿真时,建议采用其上升沿计数脉冲,否则易出问题。实际接线时为减少接线可采用下降沿脉冲。 3.计数器 时间计数单元由“时”计数、“分”计数和“秒”计数三个部分组成。 “分”计数和“秒”计数单元为60进制计数器,需要两位十进制计数器,可以先级联成100进制,再找出归零信号实现60进制。 可以直接用归零信号作为“秒”向“分”或者“分”向“时”的进位信息。 “时”计数单元应为24进制计数器,和“分”计数和“秒”计数一样,都是按自然态序计数,所以组成“时”计数器的两个十进制计数器必须先级联为100进制,再找出归零信号实现24进制。 4.译码显示电路: “时”“分”“秒”计数器的输出信号,需要经过译码显示电路,实验室可选用的译码所有73LS247、74LS248、CD4511—BCD七段译码器,其功能如表4-1所示。 实验室常选用的示器件为半导体数码管,或称LED数码管。 (1).共阳数码管的两个com端都接Vcc; (2).共阴数码管的两个com端都接地。 74LS248、CD4511的输出为高电平有效,因此需要采用共阴数码管,为防止电流过大,可加几百欧的限流电阻。 注意:在仿真时要将显示译码译码器或(第5引脚)接为高电平,在实际接线时应接为低电平。 表4-1 74LS248 / CD4511功能表 十进制 或功能 输 入 输 出 字 型 D C B A a b c d e f g

文档评论(0)

fv45ffsjjI + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档