- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
定點原码一位除法器的设计
PAGE 沈阳航空航天大学课 程 设 计 报 告课程设计名称:计算机组成原理课程设计课程设计题目:定点原码一位除法器的设计院(系):计算机学院专 业:计算机科学与技术班 级:学 号:姓 名:指导教师:完成日期:2011年01月14日沈阳航空航天大学课程设计报告 目 录 TOC \o 1-3 \h \z HYPERLINK \l _Toc282775864 第1章 总体设计方案 PAGEREF _Toc282775864 \h 2 HYPERLINK \l _Toc282775865 1.1设计原理 PAGEREF _Toc282775865 \h 2 HYPERLINK \l _Toc282775866 1.2设计思路 PAGEREF _Toc282775866 \h 2 HYPERLINK \l _Toc282775867 1.3设计环境 PAGEREF _Toc282775867 \h 2 HYPERLINK \l _Toc282775868 第2章 详细设计方案 PAGEREF _Toc282775868 \h 4 HYPERLINK \l _Toc282775869 2.1 总体方案的设计与实现 PAGEREF _Toc282775869 \h 4 HYPERLINK \l _Toc282775870 2.1.1总体方案的逻辑图 PAGEREF _Toc282775870 \h 4 HYPERLINK \l _Toc282775871 2.1.2算法流程图 PAGEREF _Toc282775871 \h 5 HYPERLINK \l _Toc282775872 2.2 功能模块的设计与实现 PAGEREF _Toc282775872 \h 6 HYPERLINK \l _Toc282775873 2.2.1 模块的设计与实现 PAGEREF _Toc282775873 \h 6 HYPERLINK \l _Toc282775874 第3章 验证测试 PAGEREF _Toc282775874 \h 9 HYPERLINK \l _Toc282775875 3.1 验证测试 PAGEREF _Toc282775875 \h 9 HYPERLINK \l _Toc282775876 参考文献 PAGEREF _Toc282775876 \h 10沈阳航空航天大学课程设计报告 KEYWORDS \* MERGEFORMAT 第1章 总体设计方案第1章 总体设计方案1.1设计原理原码一位除,即两个原码数相除,商的符号为除数和被除数的符号异或值。采用汇编语言实现定点原码一位除法器,算法为恢复余数法,除数为4位。利用恢复余数的方法来进行运算。1.2设计思路算法为恢复余数法,先用被除数减去除数,如果结果为正数商1,然后左移,如果是负数商0然后加上Y的补,继续运算。本题目是要求4 位所以到结果是4位时结束运算。实验开始时将实验数据从实验箱的开关输入到R0,R1,R2三个寄存器中,R0为被除数,R1为除数,R2为商。运算过程采用恢复余数法。主要判断被除数减去除数的商值。如果为负,商0然后加除数然后左移。如果商值为正商1,左移。数据都存放在寄存器中,最后结果在OUT寄存器中显示。1.3设计环境COP2000 模型机包括了一个标准CPU 所具备所有部件,这些部件包括:运算器ALU、累加器A、工作寄存器W、左移门L、直通门D、右移门R、寄存器组R0-R3、程序计数器PC、地址寄存器MAR、堆栈寄存器ST、中断向量寄存器IA、输入端口IN、输出端口寄存器OUT、程序存储器EM、指令寄存器IR、微程序计数器uPC、微程序存储器uM,以及中断控制电路、跳转控制电路。其中运算器和中断控制电路以及跳转控制电路用CPLD 来实现,其它电路都是用离散的数字电路组成。微程序控制部分也可以用组合逻辑控制来代替。模型机的指令码为8 位,根据指令类型的不同,可以有0 到2 个操作数。指令码的最低两位用来选择R0-R3 寄存器,在微程序控制方式中,用指令码做为微地址来寻址微程序存储器,找到执行该指令的微程序。而在组合逻辑控制方式中,按时序用指令码产生相应的控制位。在本模型机中,一条指令最多分四个状态周期,一个状态周期为一个时钟脉冲,每个状态周期产生不同的控制逻辑,实现模型机的各种功能。ADD A, R?将寄存器R?的值加入累加器A中ADD A,#II 立即数#II加入累加器A中SUB A,#II从累加器中减去立即数后加入累加器A中AND A,#II累加器A“与”立即
文档评论(0)