01电本《模拟电路课程设计》教学要求和选题.docVIP

01电本《模拟电路课程设计》教学要求和选题.doc

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
01电本《模拟电路课程设计》教学要求和选题

数字电子钟 摘 要 数字电子钟是一种精确的计时工具,它精确显示秒、分、时,是一种比传统机械表更灵活方便的钟表。还可附加闹铃,报时等功能。因而在日常生活的各种领域应用广泛。数字电子钟由秒信号发生器、“时、分、秒”计数器,译码器及显示器,校时电路组成。秒信号发生器是整个系统的时基信号,作为秒脉冲送入计数器,计数结果通过“时、分、秒”译码器显示时间 。 Abstract Digital electric clock is an exact timing tool, it is precisely that, when, is a more flexible than the traditional mechanical clocks convenience. Still can add alarm, time, etc. Therefore in the daily life of various fields. Digital electric clock by the second signal generator, when, minutes and seconds decoder and monitor the counter, school, when the circuit. Second signal generator is the system of signal, as the yankees pulse, count results through to counter , minutes and seconds decoder shows the time. 目 录 一、设计任务与要求…………………………………………………………………………………………………… 4 二、方案设计………………………………………………………………………………………………………………… 4 三、单元电路设计………………………………………………………………………………………………………… 4 3.1译码显示电路……………………………………………………………………………………………………… 4 3.2秒脉冲触发器……………………………………………………………………………………………………… 5 3.3秒、分、时计数器设计……………………………………………………………………………………… 5 3.4校时电路………………………………………………………………………………………………………………7 3.5单元电路部分小结……………………………………………………………………………………………… 8 四、总原理图及元器件清单………………………………………………………………………………………… 9 4.1总原理图元器件清单6位数字显示的时钟电路; 2.具有快速校时功能; 3.计时范围从0时0分0秒到23时59分59秒; 4.基准时钟采用EDA里的1HZ的脉冲电源。 二、方案设计 数字电子钟的原理方框图如下图所示: 图1 数字电子钟原理框图 该电路系统由秒信号发生器,“时、分、秒”计数器,译码器及显示器,校时电路等组成。秒信号产生器是整个系统的时基信号,直接采用EDA里的1HZ 的脉冲电源将标准秒信号送入“秒计时器”。 “秒计时器”采用六十进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。 “分计数器”也采用六十进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。 “时计数器”采用24进制计数器,可实现对一天24小时的累计。 “时” 、“分” 、“秒”计数器的输出状态通过显示器显示出来。校时电路是用来对“时”,“分”,“秒”显示数字进行校准调整的。 三、单元电路设计 1.译码显示电路 译码显示电路直接采用包含了译码和显示功能的译码显示器。其管脚图如下: 图2 译码显示器图 74160的输出QD、QC、QB、QA分别接显示器的输入端1、2、3、4即可。 2. 秒脉冲触发器 图3 标准秒脉冲电路图 秒脉冲触发器是数字电子钟的核心部分,为保证秒脉冲精度及降低设计难度,直接采用EDA里的1HZ 的脉冲电源,此脉冲电源输出即为标准秒脉冲。 3. 秒、分、时计数器设计 秒、分计数器为60 进制计数器,小时计数器为24进制计数器。可采用中规模集成计数器74160实现。74160为同步十进制加法计数器,它除具有十进制加法计数功能外,还具有同步预置数、异步置零和保持的功能。图中的LOAD’为预置数控制端,A、B、C、D为数据输入端,QA、QB、QC、QD为数据输出端,RCO为进位输出端,CLR’为异步置零端,ENP、ENT为工作状态控

文档评论(0)

sunhao111 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档