数字信息技术实验分频器设计报告精品.docVIP

  • 31
  • 0
  • 约3.61千字
  • 约 9页
  • 2016-11-29 发布于重庆
  • 举报

数字信息技术实验分频器设计报告精品.doc

数字信息技术实验分频器设计报告精品

数字信息技术实验报告 实验名称:分频器设计 实验时间: 2015年3月17日 上午 实验人: 实验项目 分频器设计实验:利用QuatusII仿真实现分频器设计。 实验仪器及器件 计算机、USB-BLASTER下载线、数字系统实验箱、5V稳压电源。 实验目的 熟悉教学实验板的使用,初步了解掌握Verilog HDL语言和VHDL语言。 掌握分辨器原理,熟悉分频器的功用,学习分频器的设计、?掌握用Verilog?HDL 或者 VHDL?语言描述分频器的方法。 熟悉和掌握FPGA开发软件QuatusII的基本操作,用QuatusII编译Verilog 和VHDL语言。 掌握USB-BLASTER下载工具的安装、以及程序下载方法。 ?学会FPGA?I/O引脚分配和实现过程。 实验要求及内容 首先下载给定的VHDL硬件描述语言编写的分频器示例程序,读懂程序,编译并仔细观察在实验板上的现象。 在QuatusII平台上进行波形仿真。 扩展内容:设计分频电路得到3分频器、8分频器和32分频器。编写分频器的Verilog 或VHDL代码,并仿真,同时给出3、8、32分频仿真波形。 实验原理 分频器主要分为偶数分频、奇数分频、半整数分频和小数分频,如果在设计过程中采用参数化设计,就可以随时改变参量以得到不同的分频需要。在对时钟要求不是很严格的F

文档评论(0)

1亿VIP精品文档

相关文档