带通滤波电路设计.doc

带通滤波电路设计 一.设计要求 (1)信号通过频率范围f在100 Hz至10 kHz之间; (2)滤波电路在1 kHz的幅频响应必须在±1 dB范围内,而在100 Hz 至10 kHz滤波电路的幅频衰减应当在1 kHz时值的±3 dB范围内; (3)在10 Hz时幅频衰减应为26 dB,而在100 kHz时幅频衰减应至少为16 dB。 二.电路组成原理 由图(1)所示带通滤波电路的幅频响应与高通、低通滤波电路的幅频响应进行比较,不难发现低通与高通滤波电路相串联如图(2),可以构成带通滤波电路,条件是低通滤波电路的截止角频率WH大于高通电路的截止角频率WL,两者覆盖的通带就提供了一个带通响应。 图(1) 低通截止角频率 高通截止角频率 必须满足WLWH 图(2) 电路方案的选择 参照教材10.3.3有源带通滤波电路的设计。这是一个通带频率范围为100HZ-10KHZ的带通滤波电路,在通带内我们设计为单位增益。根据题意,在频率低端f=10HZ时,幅频响应至少衰减26dB。在频率高端f=100KHZ时,幅频响应要求衰减不小于16dB。因此可以选择一个二阶高通滤波电路的截止频率fH=10KHZ,一个二阶低通滤波电路的fL=100HZ,有源器件仍选择运放LF142,将这两

文档评论(0)

1亿VIP精品文档

相关文档