- 103
- 0
- 约2.21千字
- 约 6页
- 2016-11-30 发布于重庆
- 举报
EMI和ESD基知及PCB LAYOUT时如何防止
EMI和ESD基础知识及PCB LAYOUT時如何防止
EMC內容
EMC是Electromagnetic Compatibility的縮寫,即電磁兼容性, 是指设备或系统在其电磁环境中符合要求运行并不对其环境中的任何设备产生无法忍受的电磁干扰的能力。EMC包括两个方面的要求:一方面是指设备在正常运行过程中对所在环境产生的电磁干扰不能超过一定的限值;另一方面是对所在环境中存在的电磁干扰具有一定程度的抗扰度,即电磁敏感性。 国际电工委员会标准IEC对电磁兼容的定义是:系统或设备在所处的电磁环境中能正常工作,同时不对其他系统和设备造成干扰。EMC 包括EMI(interference)和EMS(susceptibility),也就是电磁干扰和电磁抗干扰。EMI,电磁干扰度,描述一产品对其他产品的电磁辐射干扰程度,是否会影响其周围环境或同一电气环境内的其它电子或电气产品的正常工作;EMS,电磁抗干扰度,描述一电子或电气产品是否会受其周围环境或同一电气环境内其它电子或电气产品的干扰而影响其自身的正常工作。
EMI又包括传导干扰CE(conduction emission)和辐射干扰RE(radiation emission)以及谐波harmonic。
EMS又包括静电抗干扰ESD,射频抗扰度EFT,电快速瞬变脉冲群抗扰度,浪涌抗扰度,电压暂降抗扰度Dip,等等相关项目。”静电放电”的意思,电子产品使用+/-8KV空气放电,非金属部分,使用+/-4KV接触放电,金属部分的标准.
电磁干扰源 3.EMC标准编号
4.电磁兼容标准的内容
5.PCB板层分配
在PCB LAYOUT压制辐射比在机壳的金属和塑胶方面的改良方面下功夫更有效.
不同板层电源,地,信号线排布可参考下表.
6.EMC LAYOUT注意的地方.
a.IC電源線的處理,所有的DSP,都有幾組電源,+3.3V,+1.8V,在+3.V或+1.8V網絡上有許多0.1uF電容,不能能幾個電容放到一起就可以了,事實上每個電容都對應著主IC的一個電源腳.下圖是凌陽 SPCA536 DSP 電源腳的0.1uF電容,
LAYOUT時盡量要求每個電容盡量靠近所對應的電源腳,
b.时钟线的处理
a)时钟线的频率很高,从MCU到功能IC都有CLOCK线,到内存,到SENSOR IC等IC都有CLOCK,此网络走线对辐射影响大.
b)频率大于等于66M的时钟线,每条过孔数不要超过2个 频率66M的时钟线,每条过孔数不要超过个 数字地与模拟地分开,尽量加宽电源线、地线宽度,它们的关系一般是:地线 电源线 信号线,通常信号线宽为:0. 2~0. 3mm,最细宽度可达0. 08~0.1mm,电源线为1. 2~2. 5 mm。电源层和地线层紧邻耦合,可降低电源阻抗,从而降低EMI。 布线。在电源线和信号线上都可以采取滤波来减小EMI ,方法有三种:去耦电容、EMI 滤波器、磁性元件尽可能使用多层PCB,相对于双面PCB而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB的1/10到1/100。尽量地将每一个信号层都紧靠一个电源层或地线层。对于顶层和底层表面都有元器件、具有很短连接线以及许多填充地的高密度PCB,可以考虑使用内层线。
2.对于双面PCB来说,要采用紧密交织的电源和地栅格。电源线紧靠地线,在垂直和水平线或填充区之间,要尽可能多地连接。 确保每一个电路尽可能紧凑。 可能将所有连接器都放在一边。 在能被ESD直接击中的区域,每一个信号线附近都要布一条地线。 I/O电路要尽可能靠近对应的连接器。
7.在机壳用导电布或弹簧连接到PCB板的大面积地,使静电能快速释放.
8.对易受ESD影响的电路,应该放在靠近电路中心的区域,这样其他电路可以为它们提供一定的屏蔽作用。 通常在接收端放置串联的电阻和磁珠,而对那些易被ESD击中的电缆驱动器,也可以考虑在驱动端放置串联的电阻或磁珠。
10.通常在接收端放置瞬态保护器。用短而粗的线(长度小于5倍宽度,最好小于3倍宽度)连接到机箱地。从连接器出来的信号线和地线要直接接到瞬态保护器,然后才能接电路的其他部分。
11.在连接器处或者离接收电路25mm的范围内,要放置滤波电容。
(1)用短而粗的线连接到机箱地或者接收电路地(长度小于5倍宽度,最好小于3倍宽度)。
(2)信号线和地线先连接到电容再连接到接收电路。
12要确保信号线尽可能短。?
13.确保信号线和相应回路之间的环路面积尽可能小。对于长信号线每隔几厘米便要调换信号线和地线的位
原创力文档

文档评论(0)