通信工程毕业设计(论文)_基于EDA的八路抢答器设计.doc

通信工程毕业设计(论文)_基于EDA的八路抢答器设计.doc

  1. 1、本文档共29页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
通信工程毕业设计(论文)_基于EDA的八路抢答器设计

PAGE \* MERGEFORMAT 1 分类号 密级 U D C 基于EDA的八路抢答器设计 姓 名: 专 业: 通信工程 班 级: 学 号: 指导教师: 教授 PAGE \* MERGEFORMAT 24 原创性声明 本人呈交的学位论文,是在导师的指导下,独立进行研究工作所取得的成果,所有数据、图片资料真实可靠。尽我所知,除文中已经注明引用的内容外,本学位论文的研究成果不包含他人享有著作权的内容。对本论文所涉及的研究工作做出贡献的其他个人和集体,均已在文中以明确的方式标明。本学位论文的知识产权归属于培养单位。 本人签名: 日期: 摘 要 抢答器作为一种工具,已经广泛应用于各种智力和知识竞赛场合。但是抢答器的使用频率较低,且有的要么制作复杂,要么可靠性低,减少兴致。作为一个单位若专购一台抢答器虽然在经济上可以承受,但每年使用的次数极少,往往因长期存放使抢答器损坏,若再购置一台新的就会影响活动的开展,因此设计了本抢答器。 本设计是以八路抢答器为基本概念。从实际应用出发,利用电子设计自动化(EDA)技术,和可编程逻辑器件设计具有扩充功能的抢答器。该抢答器的设计利用Protel完成了原理图设计、利用VHDL语言完成了控制主电路设计,具有数码管显示电路、编码译码电路及信号锁存电路功能,并利用MAX+PLUSⅡ工具软件完成了编译仿真验证;硬件选择ALTERA公司的EPM240T100C5N芯片来实现抢答器的系统功能,该抢答器具有很强的功能扩充性,应用效果良好。 关键词: 电子设计自动化 抢答器 硬件描述语言 仿真 ABSTRACT With a tool for answer devices, which has been widely used in allkinds of intelligence and knowledge contest occasions. But answerdevices is used for lower frequency, and some production complex orlow reliability, and reduced interest. As a unit, if the purchaseis a answer devices. Although the economy can bear, each year thenumber is extremely small, because often the long-term storagecauses to answer devices damage, the purchase of a mew one, theactivities will be affected, so this answer devices isdesigned. This design is eight roads Answer devices as the basic concept.From practical application, Complex programmable logic devices(CPLD) were used to design a competitive answer machine by use ofEDA technique. The design of the Answer devices the use of Protel to complete the schematic diagram and the use of VHDL to completethe main control circuit design, including digital display circuit, coding and decoding circuits and signal locking circuits. The ALTERAMAX+PLUS Ⅱsoftware tool was used for compilation emulationverification. The ALTERA EPM240T100C5N was chosen in the hardwaresystem to realize the system

您可能关注的文档

文档评论(0)

feng1964101 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档