第五章组合逻辑设计实践作业题学案.docVIP

  • 102
  • 0
  • 约4.62千字
  • 约 12页
  • 2016-11-30 发布于湖北
  • 举报

第五章组合逻辑设计实践作业题学案.doc

第五章 组合逻辑电路设计 (Combination Logic Circuit Design) 1.知识要点 冒险(Hazard)产生的原因、检测及消除的方法; 译码器(Decoder)、编码器(Encoder)、多路选择器(Multiplexer)、异或门(Exclusive-OR gate)、比较器(Comparator)、全加器(Full Adder)等常用中规模集成电路(MSI)逻辑器件的功能及其工作原理;利用基本的逻辑门和已有的中规模集成电路(MSI)逻辑器件如译码器、编码器、多路选择器、异或门、比较器、全加器、三态器件(Three-State Device)等作为设计的基本元素完成更复杂的组合逻辑电路设计的方法。 等效门符号(摩根定理)(Equivalent Gate Symbols under the Generalized Demorgan’s Theorem);信号名和有效电平(Signal Name and Active Levels);圈到圈的逻辑设计(Bubble-to-Bubble Logic Design);电路定时(Circuit Timing);奇偶校验电路(Parity Circuit)的原理、应用重点: 1 2.组合逻辑电路的综合过程中真值表的设计构成; 3.冒险产生的原因,冒险检测及消除的方法; 4.译码器、编码器、多路选择器、异或门

文档评论(0)

1亿VIP精品文档

相关文档