Computer School, NUDT. Fall, 2015 Computer School, NUDT. Fall, 2015 * 7.4 可缩放系统结构 7.4.1斯坦福大学的Desh多计算机 Directory Architecture for shared Memory 64个MIPS R3000,分16个机群,每群4个PE,目录及回答控制,机群间为两个虫蚀路由网格网络,通道宽16位,一个网络请求远程访问,而另一个回答。 群内总线共享主存,群间分布共享主存。 目录协议与监听在不同层次上使用。 Computer School, NUDT. Fall, 2015 * Dash结点 Computer School, NUDT. Fall, 2015 * Dash的网格互连 Computer School, NUDT. Fall, 2015 * Dash的存储器逻辑层次 Computer School, NUDT. Fall, 2015 * 7.4.2 KSR-1 Kendall Square Research 公司 只有高速缓存的系统结构,共享存储型,多环层次结构,32台处理机连成一环,互连频宽可扩,高层环把34个低层环连在一起,可任意扩级。 每个节点由一个起主存作用的32M字节的高速缓存及一个64位超标量处理器构成,时冲20M,还有一个0.5MB的子高速缓存。形成ALLCACHE单个层次的存储器。 Computer School, NUDT. Fall, 2015 * KSR-1的体系结构 Computer School, NUDT. Fall, 2015 * KSR-1通过两层通信环访问远程高速缓存 Computer School, NUDT. Fall, 2015 * 7.4.3 Tera多处理机系统 HEP的后代,400MH,每台机器128线程,256台处理器,512存储部件,256个I/O高速缓存,256个I/O处理机,4096互连节点,时冲周期小于3ns。 稀疏三维环网度为4,能同时向两方向传输数据包,4096个节点中1280个与由256个高速缓冲部件和256台I/O处理机组成的设备相连,剩下2816个节点设有和设备相连,但仍能为消息传递提供足够的带宽。 Computer School, NUDT. Fall, 2015 * 超水流线支持:128个线程,足可把时延(70时钟)隐藏,把注意力集中在时延容忍,而不是时延减少之上。 每个时钟周期完成一次现场切换。 机器所耗硬件资源太多,需要存储器频宽太大。 Computer School, NUDT. Fall, 2015 * Tera系统结构 Computer School, NUDT. Fall, 2015 * Tera的三维稀疏环网结构 Computer School, NUDT. Fall, 2015 * 7.4.4 Multicube: 总线网络上采用二组监听的处理机 Computer School, NUDT. Fall, 2015 * 7.4.5 orthogonal NxN存储器网格在两维方向交叉,n个处理机可同时访问n行或n列交叉存储器模块,可向高维扩充。行列均是交叉访问。 Computer School, NUDT. Fall, 2015 * 二维结构 Computer School, NUDT. Fall, 2015 * 三维结构 Computer School, NUDT. Fall, 2015
原创力文档

文档评论(0)