计算机组成原理-第三讲资料.ppt

  1. 1、本文档共28页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计算机组成原理 舒燕君 计算机科学与技术学院 第三讲 MAR MDR 存储单元个数 16 存储字长 8 设 MAR = 4 位 MDR = 8 位 1.2 存储器地址寄存器 反映存储单元的个数 存储器数据寄存器 反映存储字长 (1)存储器的基本组成 MDR 主存储器 存储体 MAR ACC MQ X (2)运算器的基本组成及操作过程 1.2 运算器 MQ ACC ALU X 被加数 被减数 被除数 乘数 商 加数 减数 被乘数 除数 加法 减法 乘法 除法 和 差 余数 乘积高位 乘积低位 取指令 分析指令 执行指令 PC IR CU 取指 执行 PC 存放当前欲执行指令的地址, 具有计数功能(PC)+ 1 PC IR 存放当前欲执行的指令 访存 访存 完成 一条 指令 1.2 (3)控制器的基本组成 CU 控制单元 PC IR CU 1 2 3 5 6 7 8 9 以取数指令为例 4 (4)主机完成一条指令的过程 1.2 CU 控制 单元 主存储器 MDR MAR 存储体 CPU PC 控制器 IR … 运算器 MQ ACC ALU X I/O 设 备 第1章 计算机系统概论 第3章 系统总线 第4章 存储器 第5章 输入输出系统 第6章 计算机的运算方法 第7章 指令系统 第8章 CPU 的结构和功能 第9章 控制单元的功能 第10章 控制单元的设计 第2章 计算机的发展及应用 第2章 计算机的发展及应用 2.3 计算机的展望 2.2 计算机的应用 2.1 计算机的发展史 Amdahl 定律 (67’) 描述了处理器并行运算之后效率提升的能力。 三、软件技术的兴起和发展 机器语言 面向机器 汇编语言 面向机器 高级语言 面向问题 FORTRAN 科学计算和工程计算 PASCAL 结构化程序设计 C++ 面向对象 Java 适应网络环境 1. 各种语言 2.1 2. 系统软件 语言处理程序 汇编程序 编译程序 解释程序 操作系统 DOS UNIX Windows 服务性程序 装配 调试 诊断 排错 数据库管理系统 数据库和数据库管理软件 网络软件 2.1 3. 软件发展的特点 ⑴ 开发周期长 ⑵ 制作成本昂贵 ⑶ 检测软件产品质量的特殊性 软件是程序以及开发、使用和 维护程序所需要的所有文档 2.1 2.2 计算机的应用 一、科学计算和数据处理 二、工业控制和实时控制 三、网络技术 1. 电子商务 2. 网络教育 3. 敏捷制造 四、虚拟现实 五、办公自动化和管理信息系统 六、CAD/CAM/CIMS 七、多媒体技术 八、人工智能 2.2 2.3 计算机的展望 一、计算机具有类似人脑的一些超级 智能功能 要求计算机的速度达1015/秒 二、芯片集成度的提高受以下三方面的限制 芯片集成度受物理极限的制约 按几何级数递增的制作成本 芯片的功耗、散热、线延迟 三、?替代传统的硅芯片 1. 光计算机 2. DNA生物计算机 3. 量子计算机 利用光子取代电子进行运算和存储 通过控制DNA分子间的生化反应 利用原子所具有的量子特性 2.3 Gartner 新兴技术成熟度曲线 (The Hype Cycle of Emerging Technology) 2015年 Gartner发布 第1章 计算机系统概论 第3章 系统总线 第4章 存储器 第5章 输入输出系统 第6章 计算机的运算方法 第7章 指令系统 第8章 CPU 的结构和功能 第9章 控制单元的功能 第10章 控制单元的设计 第2章 计算机的发展及应用 第3章 系统总线 3.1 总线的基本概念 3.2 总线的分类 3.3 总线特性及性能指标 3.4 总线结构 3.5 总线控制 3.1 总线的基本概念 一、为什么要用总线 二、什么是总线 三、总线上信息的传送 总线是连接各个部件的信息传输线, 是 各个部件共享的传输介质 串行 并行 四、总线结构的计算机举例 1. 面向 CPU 的双总线结构框图 中央处理器 CPU I/O总线 M 总 线 3.1 主存 I/O接口 I/O 设备1 I/O 设备2 … … I/O接口 I/O接口 I/O 设备n 单总线(系统总线) 2. 单总线结构框图 CPU 主存 I/O接口 I/O 设备1 I/O 设备2 I/O接口 …

您可能关注的文档

文档评论(0)

cc880559 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档