第02章 单片机的结构和工作原理(修改)-02.ppt

第02章 单片机的结构和工作原理(修改)-02.ppt

  1. 1、本文档共65页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第02章 单片机的结构和工作原理(修改)-02

2.1 MCS-51系列概述 MCS-51是Intel公司生产的一个单片机系列名称。可分为基本型和增强型两大系列:51子系列和52子系列,这一系列的单片机有多种,如: 功能上,该系列单片机有基本型和增强型两大类: 在片内程序存储器的配置上,该系列单片机有以下几种形式,即掩膜ROM、EPROM、ROMLess和Flash ROM。如: 片内ROM的配置形式: 51系列典型产品资源配置 由表可见: 增强型与基本型的几点不同: 2.2 89S51的引脚功能 2.3 89S51的内部结构 2.3.1 89S51的基本组成 4. I/O口及功能单元 片内存储器 程序存储器和数据存储器2个独立的空间(称为哈佛结构): 2.5 89S51的时钟电路与时序 2.6 89S51单片机的工作方式 2.7 89S51的并行口结构与操作 五、并行口的负载能力 1.Intel公司的MCS-51系列单片机中,哪些型号为无ROM型,哪些型号为ROM型、EPROM型?兼容厂商的单片机中,哪种型号有Flash ROM? 2.89S51单片机的引脚功能是什么?该引脚接高电平和低电平时各有什么作用? 3.89S51单片机内包含哪些主要功能部件?它们的作用是什么? 4.89S51单片机的存储器地址空间如何划分?各地址空间的地址范围和容量如何?在使用上有何特点? 5.片内数据存储器低128字节划为哪三个主要区域?各区域的主要功能是什么? 6.89S51单片机如何确定和改变当前工作寄存器组? 7.字节地址50H和位地址50H有何区别?位地址50H在RAM中的哪一个字节单元? 8.89S51单片机的21个特殊功能寄存器中,哪些具有位寻址能力? 9.PSW 寄存器各标志位有什么意义? 10.程序计数器(PC)作为不可寻址寄存器.它有那些特点?它和DPTR寄存器功能上有什么不同? 休 息 一 下 时钟产生方式 内部时钟 外部时钟 2.5.1 时钟电路 89S51内部时钟系统 1个机器周期:12个晶荡周期(或6个时钟周期) 指令的执行时间称作指令周期 (单、双、四周期) 2.5.2 基本时序单位与89S51典型时序 89S51的典型时序 指令微操作在时间上的次序,即时序。 单字节指令 双字节指令 1、单周期指令时序 2个机器周期中ALE有效4次,后3次读操作无效。 2、双周期指令时序 在第二机器周期无读操作码的操作,而是进行外部数据存储器的寻址和数据选通 。ALE信号会出现非周期现象。 访问外部RAM的双周期指令时序 2.6.1 单片机复位工作方式 复位可使单片机或系统部件处于确定的初始状态。 上电复位电路 按键与上电复位 单片机复位后的状态 PC=0000H RAM:随机值(运行中复位不改变RAM内容 ) SFR状态 P0~P3=FFH SP=07H IP、IE和PCON:有效位为0 PSW=00H 2.6.2 低功耗工作方式 单片机低功耗方式的设置是通过电源控制寄存器(PCON)的相关位来实现的。 SMOD - - - GF1 GF0 PD IDL SMOD:波特率倍增位。 GF1、GF0:通用标志位。 PD:掉电方式设置位,PD=1,进入掉电工作方式。 IDL:待机方式设置位,IDL=1,进入待机工作方式。 1、待机工作方式 待机工作方式特征: CPU停止工作,与CPU相关的特殊功能 寄存器和全部通用寄存器被“冻结” 在原状态,振荡器仍在工作,中断功 能继续存在。 进入待机工作方式设置: MOV PCON,#01H 退出待机工作方式 : 通过引入外中断信号的方法,使待机 工作方式退出。 2、掉电工作方式 掉电工作方式的特征 : 只有内部RAM单元的内容被保存,其它 一切工作都停止。 掉电工作方式设置: MOV PCON,#02H 掉电工作方式退出: 电源恢复正常,硬件复位信号维持在 10ms以上。 2.6.3 ISP编程工作方式 ISP编程方式 并行编程方式 并行编程方式需要借助编程器,在EA/VPP(31引脚)上使用高电压(+12V)和协调的控制信号进行编程。 一、并行编程方式 缺点:一是增加了硬件成本;二是在实际应用开发过程中,需要从目标系统电路板上拔下芯片,编程后再插上。 二、ISP编程方式(在线编程方式) 将RST 接至Vcc,程序代码存储阵列可通过串行ISP 接口进行编程,89

文档评论(0)

liudao + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档