第8章-反馈控制电路研究报告.pptVIP

  • 50
  • 0
  • 约1.07万字
  • 约 80页
  • 2016-12-05 发布于湖北
  • 举报
   存在的问题: 首先,频率分辨率等于fr,为了提高频率分辨率就必须将fr减小,而转换时间常用的经验公式为 为了减小转换时间应取较大的fr,这两者是矛盾的。 基本锁相频率合成器的另一个问题是VCO输出直接加到可变分频器上,而可变分频器的工作频率较低,VCO的输出频率较低,不能满足要求。固定分频器的工作频率较高,所以可以在可变分频器之前串接一固定分频器,从而提高VCO的工作频率。 有前置分频器的锁相频率合成器 fo=N ( Mfr ) 采用了前置分频器之后,允许得到较高的工作频率,但是由于M是固定的,所以分辨率为Mfr 下变频锁相频率合成器 避免可编程分频器工作频率过高的另一个途径是,用一个本地振荡器通过混频将频率下移.   3). 直接数字式频率合成器(DDS)   直接数字式频率合成器是近年来发展非常迅速的一种器件,它采用全数字技术,具有分辨率高、频率转换时间短、相位噪声低等特点,并具有很强的调制功能和其它功能。 DDS由相位累加器、只读存储器(ROM)、数/模转换器(DAC)和低通滤波器组成。   DDS的基本思想是在存储器存入正弦波的L个均匀间隔样值,然后以均匀速度把这些样值输出到数模变换器,将其变换成模拟信号。最低输出频率的波形会有L个不同的点。同样的数据输出速率,但存储器中的值每隔一个值输出一个,就能产

文档评论(0)

1亿VIP精品文档

相关文档