计算机系统结构实验33流水线版CPU赖晓铮.pptVIP

  • 4
  • 0
  • 约8千字
  • 约 50页
  • 2016-12-12 发布于重庆
  • 举报

计算机系统结构实验33流水线版CPU赖晓铮.ppt

译码(D)段 微操作信号 硬布线逻辑 RB?DA【D段】:MOV指令 RA?DA【D段】:OUT/OUTA、SOP、SHT、STO、PUSH、 ALU2_R/ALU2_I系列指令 RB?DB【D2段】:ALU2_R系列指令 RB?JMP_REG【D段】:JMPR/JxR指令 RB?STACK_P【D段】:POP指令 RB?STACK_P【D2段】:PUSH指令 DA移位【D2段】:SHT指令 通用寄存器选择和D_IMM信号的硬布线逻辑 执行(E)段的指令译码电路 ADD SUB AND OR XOR INC DEC NOT THR (缺省) S3 1 0 1 1 0 0 1 0 1 S2 0 1 0 1 1 0 1 0 1 S1 0 1 1 1 1 0 1 0 1 S0 1 0 1 0 0 0 1 0 1 M 0 0 1 1 1 0 0 1 1 CN 1 0 1 1 1 0 1 1 1 ALU 控制端 硬布线逻辑 运算器ALU通路 I/O端口通路 数据存储器通路立即数通路 指令跳转通路 跳转系列指令的时序图 气泡(bubble)机制时序图 执行(E)段硬布线逻辑 写回(W)段数据通路 写回(W)段译码电路 旁路(bypass)机制的数据通路 旁路(bypass)机制 时序图 写回通用寄存器堆的硬

文档评论(0)

1亿VIP精品文档

相关文档