网站大量收购独家精品文档,联系QQ:2885784924

数字设计设计总结移位寄存器2.pptVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
利用通用寄存器74x194实现环形计数器 利用通用寄存器74x194实现扭环计数器 顺序脉冲发生器 利用移位寄存器构成 —— 注意自校正(环形计数器 P530) 利用计数器和译码器构成 —— 注意“毛刺”(二进制计数器的状态译码 P513) 自校正设计 序列信号发生器 —— 用于产生一组特定的串行数字信号 例:设计一个 110100 序列信号发生器 利用触发器 利用计数器 利用移位寄存器 移位寄存器实现序列检测功能 * * Q0 Q1 Q2 Q3 1 0 CLOCK Q0 Q1 Q2 Q3 1 0 1 0 0 0 Q0 Q1 Q2 Q3 RESET 载入 Q0 Q1 Q2 Q3 CLOCK 自校正的 CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN 74x194 +5V CLOCK RESET_L S1S0接成左移形式 自校正改进: (法一) D0 = Q3’ + Q2’·Q1 Q0 Q1 Q2 Q3 利用通用寄存器74x194实现扭环计数器 CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN 74x194 +5V CLOCK RESET_L 自校正改进: (法二)利用置数 每当电路出现0XX0 下一状态就是0001 D0 = Q3’+Q0’ Q0 Q1 Q2 Q3 CLK Q0 Q1 Q2 Q3 d d d d d d d d 最小成本 1、确定有效的状态循环 2、对无效状态进行处理, 使其进入有效循环。 Q0 Q1 Q2 Q3 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 Q0Q1 00 01 11 10 00 01 11 10 Q2Q3 D0 1 0000 1000 1100 1110 1111 0111 0011 0001 有 效 无 效 1001 0100 1010 1101 0110 1011 0101 0010 1 D0 = Q3’ + Q2’·Q1 = ( (Q2’·Q1)’ · Q3)’ D0 = Q3’ + Q2’·Q1 4位8状态自校正的Johnson计数器 利用D触发器设计一个110100序列信号发生器 1、画状态转换图 2、状态编码 000~101 表示 S0 ~ S5 S0 S1 S5 S2 S4 S3 /1 /1 /0 /1 /0 /0 3、列状态转换输出表 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 Q2Q1Q0 Q2 * Q1 * Q0 * Y 1 1 0 1 0 0 4、得到激励方程和输出方程 —— 考虑未用状态的处理 5、得到电路图 0 0 0 0 0 1 用计数器和数据选择器构成序列信号发生器 74x163 CLK CLR LD ENP ENT A QA B QB C QC D QD RCO EN A B C D0 D1 D2 D3 D4 D5 D6 D7 Y Y 74x151 例:产生一个8位的序列信号+5V +5V 序列 信号 输出 用移位寄存器构成序列信号发生器 例:产生一个8位的序列信号1 0 1 1 1 0 0 0 Q2Q1Q0 0 0 0 0 0 1 0 1 0 1 0 1 0 1 1 1 1 1 1 1 0 1 0 0 D0 Q2 Q1Q0 0 1 00 01 11 10 D 0 1 1 0 1 0 0 1 D = Q2·Q1’·Q0 + Q2’·Q1 + Q2’·Q0’ CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN 74x194 +5V CLOCK RESET_L Q0 Q1 Q2 Q3 用移位寄存器构成序列信号发生器 例:产生一个8位的序列信号1 0 1 1 1 0 0 0 Q2Q1Q0 0 0 0 0 0 1 0 1 0 1 0 1 0 1 1 1 1 1 1 1 0 1 0 0 D0 D = Q2·Q1’·Q0 +

文档评论(0)

xuchangbin + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档