p4led显e示屏.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
P4LED显示屏 P4LED显示屏控制系统是P4LED显示屏的核心部件(深圳市视觉先锋科技有限公司,桂朝,其技术水平、性能指标的高低直接影响P4LED显示屏运行的稳定性及显示画质的效果。由于LED控制系统是P4LED显示屏中技术含量最高、研制难度最大的部分,下面我着重一下控制系统的设计.,分两部分:一般控制系统和具有逐点颜色和亮度控制的控制系统. 第一部分 一:控制系统的组成: 1:PC软件控制部分   用户接口,实现各种设置及参数的传递. 2:控制盒(卡)   实现DVI信号的处理,GAM、灰度、亮度的校正。 3:驱动板:驱动模组的正常显示。 在这3部分中,第二部分又是重点。 控制盒的重点是3部分 1:DVI信号的接收,使用专门的DVI解码芯片,对于1280*1024以下可轻松解决 2:行\场\象素\时钟的转化-----------需FPGA 3:GAM及其它的调整. DVI接收处理部分,配合解码芯片可做到自动识别输入信号格式,是640*480?800*600?1024*768?等等.... 现在市场上卖的控制系统绝大部分不能自动识别,他们的做法是通过PC软件识别,再传到控制系统. 行\场\象素\时钟的转化的目的是转化为统一格式的信号格式,方便数据的处理. 下面是我最初做的一个转化程序.(是一个最初的稿),里面我设置了一些测试参数. -*****************************************************/ library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_arith.all; use ieee.std_logic_unsigned.all; -----------DEFINE TEST---------------------------------- --TEST(3)=0 NORMAL MODE, 1, TEST MODE --TEST(2)=0 COLOR MODE, 1, LINE MODE, --TEST(1 DOWNTO 0)=00 R -------------------01 G -------------------10 B -------------------11 W -------------------------------------------------------- --BASECLK: 50MHZ. ------------------------------------------------------- entity DVI_PRECORRECT is port( DVI_PIXCLK:in std_logic; DVI_VS: IN STD_LOGIC; DVI_HS: IN STD_LOGIC; DVI_DE: IN STD_LOGIC; RESET:OUT STD_LOGIC; OUTHS: OUT STD_LOGIC; OUTVS: OUT STD_LOGIC; OUTCLK: OUT STD_LOGIC; -- OUTDE:STD_LOGIC; TEST_DATA: OUT STD_LOGIC_VECTOR(23 DOWNTO 0); SCREEN_SET: IN STD_LOGIC_VECTOR(1 DOWNTO 0); TEST_FLAG:IN STD_LOGIC; BASECLK:IN STD_LOGIC ); end; architecture BEHAVE of DVI_PRECORRECT is SIGNAL PIXCLK_D:STD_LOGIC; SIGNAL DVIPIXCLK,DVIHSYNC,DVIVSYNC,DVIDE:STD_LOGIC; SIGNAL DVI_FLAG:STD_LOGIC; SIGNAL DVI_RESET:STD_LOGIC; SIGNAL TEST_VS, TEST_HS,TEST_PIXCLK,TEST_RESET:STD_LOGIC; sign

文档评论(0)

baby119 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档