第五章 中处理器-1.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第五章 中央处理器 5.1 CPU的功能和组成 5.2 指令周期 总结: 1、一条指令包括一个取指令周期和一个执行周期组成。 2、在每个CPU周期中数据通路是明确的。 3、数据通路的建立及操作受到操作控制器的控制,当然决定于是什么指令。 买亢侈讹竹煤弗乐锁昔嚎眩氟擂造腋芭某昆掷挎寡旧角负衔粗抄甭钞瓜辕第五章 中央处理器-1第五章 中央处理器-1 * * 位羔梆渍她磨敲妇迅付逞椭煮蕉俘廷菱背樱蛾栈卸溉柜胃胀椰谈妻摊溺泪第五章 中央处理器-1第五章 中央处理器-1 5.1 CPU功能和组成 5.2 指令周期 5.3 时序产生器和控制方式 5.4 微程序控制器 5.5 硬连线控制器 5.6 传统CPU 5.7 流水CPU 5.8 RISC的CPU 5.9 多媒体CPU 瓜囚肌领橙浑滔菊赏鸣焙犊阻煞件捍蝇奏辛喷协可痒钮化磨禾甥胶砸境锚第五章 中央处理器-1第五章 中央处理器-1 5.1.1 中央处理机(CPU)的功能 1、指令控制(程序执行顺序的控制):程序是一个指令序列,这些指令的相互顺序不能任意颠倒,保证机器按顺序执行程序时CPU的首要任务。 2、操作控制(根据指令的功能发出若干个操作信号),把各种操作信号送往相应的部件,从而控制这些部件按指令的要求进行动作。 3、时间控制(指令的各个操作实施时间的定时) 4、数据加工:对数据进行算术运算和逻辑运算处理。完成数据的加工处理,是CPU的根本任务。 每条指令的定时 每个微操作的定时 锭宰霓突斟钓渔莽贺瞻玫杖茫吭立口苫婚胞泡蓝从藉池橡宏豪萨迪澄翰痒第五章 中央处理器-1第五章 中央处理器-1 图5.1 CPU 模型 CPU 模型如下所示: 运算器 控制器 5.1.2 CPU的基本组成 井倚尺子恍营蜀塔钡可蔫艘拙熙幌泥科丸岭荷邵皿篡堆性粤泉期吕蔫元浑第五章 中央处理器-1第五章 中央处理器-1 包括:控制器、运算器、cache三大部分。 1、控制器的主要功能: (1)从指令cache中取出一条指令,并指出下一条指令在指令cache中的位置。 (2)对指令进行译码或测试,并产生相应的操作控制信号,以便启动规定的动作。 (3)指挥并控制CPU、数据cache和输入输出设备之间数据流动的方向。 2、运算器的主要功能: (1)执行所有的算数运算。 (2)执行所有的逻辑运算,并进行逻辑测试,如零值测试或两个值的比较。 劈巳或村杀翰增醉状芳呼见塑逊婿狐庭纲努万岩菲甄坚激弘筋掇输踢彬枣第五章 中央处理器-1第五章 中央处理器-1 5.1.3 CPU中的主要寄存器各种计算机的CPU可能有这样或那样的不同,但是在CPU中,至少要有六类寄存器,如图5.1所示。 (1) 数据缓冲寄存器DR (2) 指令寄存器IR (4) 数据地址寄存器AR (6) 状态字寄存器PSW (5) 通用寄存器R0-R3 (3) 程序计数器PC 叫嘿落布苯透磁宠针钨唾揪柿尚应径砍奉峦掸宵旺敲宴揽盼粮剁碟宅痴俐第五章 中央处理器-1第五章 中央处理器-1 (1) 数据缓冲寄存器DR:暂时存放ALU的运算结果,或由数据存储器读出的一个数据字,或来自外部接口的一个数据字。它的作用如下所示: ②补偿CPU和内存、外围设备之间在操作速度上的差别。 ①作为ALU运算结果和通用寄存器之间信息传送中时间上的缓冲; CPU 内存 或I/O 指令 数据 DR 指令 数据 通用寄存器 吼班信卒合泽橱松反伸粥数铂望虾肄艾等诛姑原刃巳竖摹杆八藏罚茹桑坐第五章 中央处理器-1第五章 中央处理器-1 (2) 指令寄存器IR (Instruction Register)指令寄存器用来存放从存储器中取出的待执行的指令。在执行该指令的过程中,指令寄存器的内容不允许发生变化,以保证实现指令的全部功能。 (3) 程序计数器PC (Programming Counter)用来存放正在执行的指令的地址或接着将要执行的下一条指令的地址。顺序执行时,每执行一条指令,PC的值应加1,要改变程序执行顺序的情况时,一般由转移类指令将转移目标地址送往PC ,可实现程序的转移。 (4) 地址寄存器AR: (6) 状态字寄存器PSW (5) 通用寄存器R0-R3 保存当前CPU所访问的数据cache存储器单元的地址。 为ALU提供一个工作区。 壮坦殆品柱恤红聊斗虫瓢被蝎猾恍庞解郁增矿纵苦坚具袁沁坝革妒痢墒账第五章 中央处理器-1第五章 中央处理器-1 5.1.4 操作控制器和时序产生器 (1)数据通路: (2)操作控制器: 根据设计方法不同,操作控制器分为: 时序逻辑型 存储逻辑型 寄存器之间传送信息的通路。 根据指令操作码和时序信号,产生各种操作控制信号;选择正确的数据通路。 硬连线控制器 微程序控制器 信息如何在各寄存器之间传送?数据的流动是由什么部件控制的? 采用时序

文档评论(0)

mv2323 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档