第六章时序逻辑电路的与设计5-6节BEN课题.pptVIP

第六章时序逻辑电路的与设计5-6节BEN课题.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
机电工程学院 * 寄存器 移位寄存器 计数器 寄存数据或代码的功能 实现数据的串、并行转换,数据运算、移位、传输等功能 74HC/HCT374 74HC/HCT164 基本功能是统计时钟脉冲的个数,即实现计数操作,也可用于分频、定时、产生节拍脉冲等。 掌握 熟悉 了解 74HC/HCT194 74LVC161 74HCT390 CD40192 6.5 若干典型的时序逻辑集成电路 在数字电路中,用来存放二进制数据或代码的电路称为寄存器。 寄存器是由具有存储功能的触发器组合起来构成的。一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成。 按照功能的不同,可将寄存器分为基本寄存器和移位寄存器两大类。基本寄存器只能并行送入数据,需要时也只能并行输出。移位寄存器中的数据可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输出,还可以并行输入、串行输出,串行输入、并行输出,十分灵活,用途也很广。 一、寄存器和移位寄存器 单拍工作方式基本寄存器 双拍工作方式基本寄存器 (1)清零。CR=0,异步清零。即有: (2)送数。CR=1时,CP上升沿送数。即有: (3)保持在CR=1、CP上升沿以外时间。 二、 移位寄存器 1、单向移位寄存器 并行输出 4位右移 移位寄存器 时钟方程: 驱动方程: 状态方程: 并行输出 4位双向 移位寄存器 4位左移移位寄存器 CMOS4位双向移位寄存器74HC/HCT194 由74HC/HCT194构成的能自启动的4位环形计数器 课后习题P326 6.5.1 计数器 二进制计数器 十进制计数器 N进制计数器 加法计数器 同步计数器 异步计数器 减法计数器 可逆计数器 加法计数器 减法计数器 可逆计数器 二进制计数器 十进制计数器 N进制计数器 ······ 脉冲输入方式 进位体制 数字增减趋势 二、计数器 二进制计数器 1、二进制同步计数器 3位二进制同步加法计数器 选用3个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。 状态图 输出方程: 时钟方程: FF0每输入一个时钟脉冲翻转一次 FF1在Q0=1时,在下一个CP触发沿到来时翻转。 FF2在Q0=Q1=1时,在下一个CP触发沿到来时翻转。 电路图 由于没有无效状态,电路能自启动。 推广到n位二进制同步加法计数器 驱动方程 输出方程 3位二进制同步减法计数器 选用3个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。 状态图 输出方程: 时钟方程: FF0每输入一个时钟脉冲翻转一次 FF1在Q0=0时,在下一个CP触发沿到来时翻转。 FF2在Q0=Q1=0时,在下一个CP触发沿到来时翻转。 电路图 由于没有无效状态,电路能自启动。 推广到n位二进制同步减法计数器 驱动方程 输出方程 74LS161 74LVC161 三、 N进制计数器 利用集成计数器的清零端和置数端实现归零,从而构成按自然态序进行计数的N进制计数器的方法。 反馈清零法 反馈置数法

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档