第12章门电路及组合逻辑电路解说.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第12章 门电路及组合逻辑电路 学习目标及考核标准 12.1 基本门电路 4.三态与非门 12.1.5 集成复合门电路 12.2 组合逻辑电路的分析与设计 代数化简的缺点:没有固定的步骤可循;需要熟练运用各种公式和定理;在化简一些较为复杂的逻辑函数时还需要一定的技巧和经验;有时很难判定化简结果是否最简。 12.3 编码器 12.3.2 二 – 十进制编码器 12.4 译码器 CT74LS139型译码器 12.4.2 二-十进制显示译码器 写出逻辑式并化成“或非”门和“与非”门 D= I8+I9 . = I4 + I6I5 +I7 C= I4 +I5 +I6 +I7 A = I1 +I3 +I5 +I7 +I9 . = I1+I9I3 +I7I5 +I7 . . = I2 + I6I3 +I7 B= I2 +I3 +I6 +I7 画出逻辑图 1 0 0 0 0 0 0 0 0 1 1 1 0 1 1 0 1 0 0 1 1 1 1 1 1 1 I1 I2 I3 I4 I5 I6 I7 I8 I9 D C B A 法二: 十键8421码编码器的逻辑图 +5V D C B A I0 I1 I2 I3 I4 I5 I6 I7 I8 I9 1K?×10 S0 0 1 S1 2 S2 3 S3 4 S4 5 S5 6 S6 7 S7 8 S8 9 S9当有两个或两个以上的信号同时输入编码电路,电路只能对其中一个优先级别高的信号进行编码。即允许几个信号同时有效,但电路只对其中优先级别高的信号进行编码,而对其它优先级别低的信号不予理睬。 12.3.3 优先编码器 CT74LS1147 编码器功能表 I1 A I2 I3 I4 I5 I6 I7 I8 I9 B C D 1 1 1 1 1 1 1 1 11 1 1 1 输 入 (低电平有效) 输 出(8421反码)00 1 1 00 10 1 1 10 1 11 0 0 00 1 1 11 0 0 10 1 1 1 11 0 1 00 1 1 1 1 1 1 0 1 10 1 1 1 1 1 11 1 0 00 1 1 1 1 1 1 11 1 0 1 0 1 1 1 1 1 1 1 11 1 1 0 例:CT74LS1147集成优先编码器(10线-4线) CT1147引脚图 低电平 有效 16 15 14 13 12 11 10 9 1 2 3 45 6 78 CT74LS1147译码是编码的反过程,它是将代码的组合译成一个特定的输出信号。 12.4.1 二进制译码器 4个 2位 译码器 二进制代码 高低电平信号 2线-4线、3线-8线、4线-16线译码器。 例: 化简 (1)并项法 例: 化简 将两项合并为一项, 消去一个变量。 化简 例: (2)吸收法 吸收 例: 化简 例: 化简 消去多余的与项 (3)消去法 例: 化简 例: 化简 (4)配项法 先通过乘以或加上,增加必要的乘积项,再用以上方法化简。 例: 化简 [例12.1] 化简逻辑式。 [例12.2] 化简逻辑式。 例:化简 吸收 吸收 吸收 吸收 解: 例:化简逻辑函数: (利用) (利用A+AB=A) (利用)解: 例:化简逻辑函数: (利用反演律 )(配项法)(利用)(利用A+AB=A) (利用A+AB=A) (利用) 12.2.2 组合逻辑电路的分析 已知逻辑电路 确定 逻辑功能 组合逻辑电路分析的任务: 组合逻辑电路分析的步骤: 1. 由逻辑图写出输出端的逻辑表达式; 2. 运用逻辑代数化简或变换; 3. 列逻辑状态表 4. 分析逻辑功能 [例12.3] 分析下图的逻辑功能 A B . . A B . A . . A B B F1 . A B F F3 F2 . . (1) 写出逻辑表达式 F = F2 F3 = A AB B AB . . . (2) 应用逻辑代数化简 F = A AB B AB . . . = A AB +B AB . . = AB +AB 反演律 = A (A+B) +B (A+B) .

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档