- 24
- 0
- 约2.51千字
- 约 5页
- 2016-12-22 发布于重庆
- 举报
计算机组成原理
一、单项选择题
挂接在总线上的多个部件_B_______。
只能分时向总线发送数据,并只能分时从总线接收数据
只能分时向总线发送数据,但可同时从总线接收数据
可同时向总线发送数据,并同时从总线接收数据
可同时向总线发送数据,但只能分时从总线接收数据
中断向量地址是____C___。
子程序入口地址;
中断服务程序入口地址;
中断服务程序入口地址的地址。
采用DMA方式传送数据时,每传送一个数据要占用___C_____的时间。
一个指令周期;
一个机器周期;
一个存储周期。
某存储器容量为64K×16位,则______B___。
地址线为16根,数据线为15根
地址线为16根,数据线为16根
地址线为32根,数据线为16根
地址线为15根,数据线为16根
I/O编址方式通常可分统一编址和不统一编址,____B__。
统一编址就是将I/O地址看作是存储器地址的一部分,可用专门的I/O指令对设备进行访问;
不统一编址是指I/O地址和存储器地址是分开的,对I/O访问必须有专门和I/O指令。
统一编址是指I/O地址和存储器地址是分开的,可用访存指令实现CPU对设备的访问。
补表的是十进制负数______A____
A.-74
B.-54
C.-68
D.-48
浮点加减中的对阶是______A__。
将较小的一个阶码调整到与较大的一个阶码相同
将较大的一个阶码调整到与较小的一个阶码相同
将被加数的阶码调整到与加数的阶码相同
将加数的阶码调整到与被加数的阶码相同
单地址指令______D___。
只能对单操作数进行加工处理
只能对双操作数进行加工处理
无处理双操作数的功能
既能对单操作数进行加工处理,也能在隐含约定另一操作数(或地址)时,对双操作数进行运算
主存储器和CPU之间Cache的目的是___A____。
解决CPU和主存之间的速度匹配问题
扩大主存储器的容量
扩大CPU中通用寄存器的数理
即扩大主存容量又扩大CPU通用寄存器的数量
微程序控制器中,机器指令与微指令的关系是_B_____。
每一条机器指令由一条微指令来执行;
每一条机器指令由一段用微指令编成的微程序来解释执行;
一段机器指令组成的程序可由一个微程序来执行
二、填空题
某定点机整数格式字长16位(包含1位符号位),当x采用补码表示时,[x]补的最大正数值是_____32767_____,最小负数值是__-32768________。
主存可以和_____CPU____、__Cache______和____外存___交换信息,外存可以和__主存_____交换信息,Cache可以和____CPU___、___主存______交换信息。
集中式总线控制可分为___链式查询方式________ _计数器定时查询方式_____________独立请求方式_____三种。其中____独立请求方式____响应时间员快。
微指令格式可分为___水平_____型和___垂直___型两类,其中__垂直____型微指令用较长的微程序结构换取较短的微指令结构。
实现机器指令的微程序一般存放在__控制存储器_______中,而用户程序存放在___数据存储器_______,前者的速度比后者___快________。
(25.6)八=(__11001.1001_ _____)十
补表的是十进制负数 -78 。
三、简答题
动态存储器RAM和静态存储器RAM各依靠什么来存储信息?分别说明它们的优缺点。
静态RAM使用某种触发器来储存每一位内存信息存储单元使用的触发器是由引线将4-6个晶体管连接而成无须刷新DRAM的存储单元只是一个电容,在存储过程中,必须刷新数据,否则由于漏电流作用,存储的数据就会无法判别,导致数据丢失。静态RAMRAM价格便宜但速度慢,而且必须不断刷新。
什么是“程序访问的局部性”?存储系统中哪一级采用了程序访问的局部性原理?
程序运行的局部性原理指:在一小段时间内,最近被访问过的程序和数据很可能再次被访问;在空间上,这些被访问的程序和数据往往集中在一小片存储区;在访问顺序上,指令顺序执行比转移执行的可能性大 。存储系统中Cache-主存层次和主存-辅存层次均采用了程序访问的局部性原理。
?如何保证它的实现?
多重中断:CPU在响应处理中断的过程中,允许响应处理更高级别的中断请求,这种方式称为多重中断。 ??实现方法:在中断服务程序的起始部分用一段程序来保存现场,送新屏蔽字以取屏蔽同级别和低纸别的中断请求、然后开中断,这样CPU就可响应更高级别的中断请求,实现多重中断。是CPU的操作和外围设备的操作能够同步外围设备动作很慢,程序进入查询循环时将白白浪费掉CPU很多时间
原创力文档

文档评论(0)