- 31
- 0
- 约6.67万字
- 约 12页
- 2016-12-23 发布于贵州
- 举报
加法器数字逻辑实验报告
实验目的
1.熟悉Quartus II软件的基本操作,了解各种设计方法(原理图设计、文本设计、波形设计)
2.用VHDL语言设计一个加法器。
3.用VHDL语言设计串行加法器、并行加法器。
实验内容
1、熟悉QuartusⅡ软件的基本操作,了解各种设计输入方法(原理图设计、文本设计、波形设计)
2、用VHDL语言设计加法器、串行全加器、并行全加器,再利用波形编辑区进行逻辑功能仿真,以此验证电路的逻辑功能是否正确,最终在FPGA芯片上下载验证逻辑实现。
三、实验原理
1.全加器
用途:实现一位全加操作
逻辑图
真值表
X Y CIN S COUT 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 VHDL程序
数据流描述:
波形图
2.四位串行加法器
逻辑图
波形图
3.74283:4位先行进位全加器(4-Bit Full Adder)
逻辑框图
逻辑功能表
注:1、输入信号和输出信号采用两位对折列表,节省表格占用的空间,如:[A1/A3]对应的列取值相同,结果和值[Σ1/Σ3]对应的运算是Σ1=A1+B1和Σ3=A3+B3。请自行验证一下。
2、C2是低两位相加产生的半进位,C4是高两
您可能关注的文档
最近下载
- 2025年哈尔滨文化旅游规划设计院有限公司哈尔滨丁香人才周引才招聘笔试题库附答案.docx VIP
- 复工复产专题培训考试.docx VIP
- 2022年南京林业大学教师招聘考试真题.pdf VIP
- 《福建省综合管廊竣工测量技术规范》.pdf VIP
- 耗材领用管理制度范文.docx VIP
- 2026届广东省惠州市惠阳区高三年级上学期第一次月考语文试卷.docx VIP
- 基于林权交易的森林碳汇定价模型.pdf VIP
- 集成电路封装(先进封装关键工艺part4).pptx VIP
- 2025年哈尔滨文化旅游规划设计院有限公司哈尔滨丁香人才周引才招聘参考试题附答案解析.docx VIP
- 2020集成电路封装基板工艺.ppt VIP
原创力文档

文档评论(0)