- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3.7.4 算术逻辑单元 3.8 奇偶校验电路 奇偶校验电路是根据传输代码的奇偶性检查数据传输过程中是否出现错误的电路。 3.8.1 奇偶校验的基本原理 奇偶校验的基本方法就是在待发送的有效数据位(信息码)之外再增加一位奇偶校验位(又称监督码)构成传输码。 校验位的加入,使传输码中含1的个数可以为奇数(奇校验),也可以是偶数(偶校验)。 在接收端通过检查接收到的传输码中1的个数的奇偶性,就可以判断传输过程中是否出现了错误。 3.8.1 奇偶校验的基本原理 奇偶校验的原理框图 3.8.1 奇偶校验的基本原理 【例3-20】 结合图3-46所示的原理图,试设计三位二进制码的并行奇校验电路。 解:假设三位二进制码用A、B、C组合表示,奇偶发生器产生的奇校验位用WOD1表示,奇偶校验器的奇校验输出用WOD2表示。 列出如表所示的三位二进制码的奇校验传输码表 由表可得奇偶发生器的输出 也可得奇偶校验器的输出 3.8.1 奇偶校验的基本原理 3.8.1 奇偶校验的基本原理 由表达式画出的三位二进制码的并行奇校验电路如图 3-47所示。图中WE1、WE2分别为偶校验监督码和偶校 验输出检验码。 3.8.2中规模集成奇偶发生器/校验器 74HC280是CMOS中规模集成奇偶发生器/校验器。 既可做为奇偶发生器,也可做为奇偶校验器。 A、B、C、…、I是九位输入代码,WOD是奇校验输出端,WE是偶校验输出端。 3.8.2中规模集成奇偶发生器/校验器 八位奇校验系统 3.9 用中规模集成电路构成的组合电路的设计 用中规模集成电路设计组合逻辑电路通常的设计步骤如下: (1)分析事件的因果关系,确定输入变量和输出变量,列出真值表。 (2)由真值表写出逻辑函数表达式。 (3)将逻辑函数表达式变换成与所用的中规模集成电路逻 辑函数式相似的形式,并采用对比法进行比较,从而确定中规模集成电路的输入。 【例3-21】 试用74HC138实现逻辑函数。 解:74HC138的逻辑函数表达式与要实现逻 辑函数表达式是相似的。 设A2=A,A1=B,A0=C,则 根据此式画出实现逻辑函数的逻辑图 3.9 用中规模集成电路构成的组合电路的设计 3.9 用中规模集成电路构成的组合电路的设计 【例3-22】 试用八选一数据选择器实现逻辑函数 解:用数据选择器实现逻辑函数时可以采用函数表达式对比,也可以使用真值表对比。 函数表达式对比: 八选一数据选择器的输出逻辑函数: 3.9 用中规模集成电路构成的组合电路的设计 令A=A2,B=A1,C=A0, 则被实现的逻辑函数为: 比较两个表达式,可得 真值表对比: 将数据选择器的真值表与被实现逻辑函数真值表列在一起并对比,求出D0~D7的值。 3.9 用中规模集成电路构成的组合电路的设计 真值表和逻辑图 3.9 用中规模集成电路构成的组合电路的设计 【例3-23】 试用四选一数据选择器设计一判定电路。只有在主裁判同意的前提下,三名副裁判中多数同意,比赛成绩才被承认,否则比赛成绩不予承认。 解:设主裁判为A,三名副裁判分别为B、C、D,同意用1表示,不同意用0表示;比赛成绩为F。 承认用1表示,不承认用0表示。令A=A1,B=A0。此时C、D成为数据输入。 3.9 用中规模集成电路构成的组合电路的设计 根据题意列出的真值表 3.9 用中规模集成电路构成的组合电路的设计 【例3-24】 试用四位二进制加法器74283实现一个十进制调整电路,假设输入的数据为四位二进制数。 解:由二进制数转换为BCD时分两种情况: 当输入的四位二进制数所对应的十进制数值大于9时,则需要进行加6调整 否则,不需要修正。 3.9 用中规模集成电路构成的组合电路的设计 当输入的四位二进制数小于、等于9时,相当于原输入的四位二进制数与0相加。 而当输入的四位二进制 数大于9时,应与6相加。 3.9 用中规模集成电路构成的组合电路的设计 3.10 组合逻辑电路的竞争-冒险 3.10.1 竞争-冒险的产生 组合逻辑电路在输入输入信号逻辑电平发生变化的瞬间,电路有可能会产生竞争-冒险现象。 竞争是指逻辑门的两个输入信号从不同电平同时向相反电平跳变的现象。 由于竞争而在电路的输出端产生与逻辑电平相违背的尖脉冲现象称为竞争-冒险。 并不是说有竞争的存在,就一定产生竞争-冒险。 3.10.1 竞争-冒险的产生 电路中, ,A由1变为0后会使输出产生了尖脉冲 3.10.1 竞争-冒险的产生 与非门两个输入信号A和B同时向相反的状态变化,即A从0变1,B从1变0。 由于边沿不陡,造成瞬间两输入电
文档评论(0)