- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一 LED的驱动实验
一、实验目的
通过实验,是同学们能够逐步了解、熟悉和掌握FPGA开发软件QuartusⅡ的使用方法及VHDL语言的编程方法。
二、实验内容
本实验的内容是采用VHDL语言输入和原理图输入两种方式,控制LED亮/灭,要求点亮SmartEDA实验箱上的8个发光二极管。实验内容包括:
(1)使用QuartusⅡ建立工程;
(2)QuartusⅡ工程设计;
(3)下载硬件设计到目标FPGA;
(4)观察LED状态。
三、实验原理
FPGA器件同单片机一样,为用户提供了许多灵活独立的输入/输出I/O口。FPGA每个I/O口可以配置为输入、输出、双向I/O、集电极开路和三态门等各种组态。做输出口时,FPGA的I/O口可以吸收最大为24mA的电流,可以直接驱动发光二极管LED等器件。所以只要正确分配并锁定引脚后,在相应的引脚上输出低电平“0”,就可实现点亮该发光二极管的功能。
四、实验步骤
4.1VHDL语言输入方式下的工程建立步骤
1、使用QuartusⅡ建立工程
(1)打开QuartusⅡ软件并建立工程
①打开Altera下的QuartusⅡ软件,软件界面如图1.1所示。
图 1.1
②选择File—New project wizard来新建一项工程(注意是新建工程,不是New),如图1.2。
图1.2
③任何一项设计都是一项工程,必须首先为此工程建立一个放置与此工程相关的所有文件的文件夹,此文件夹将被QuartusⅡ默认为工作库。一般来说,不同的设计项目最好放在不同的文件夹中,而同一工程的所有文件都必须放在同一文件夹中。
不要将文件夹设在计算机已有的安装目录中,更不要将工程文件直接放在安装目录中。文件夹所在路径名和文件夹名不能用中文、空格和括号,可用下划线“_”,最好不要以数字开头。
图1.3中第一栏用于指定工程所在的工作库文件夹;
第二栏用于指定工程名,工程名可以取任何名字,也可以直接用顶层文件的实体名作为工程名(建议使用);
第三栏用于至顶层文件的实体名。
图1.3
④单击Next进入图1.4所示对话框。由于是新建工程,暂无输入文件。
图1.4
⑤单击Next,进入1.5所示对话框。该对话框中指定目标器件,这里我们选择的是QuickSOPC核心板上用的Cyclone系列的EP1C6Q240C8.
图1.5
⑥接着单击Next,进入图1.6所示对话框。本实验不适应任何EDA工具,用集成环境开发,所以不做任何改动。
图1.6
⑦单击Next进入1.7所示对话框。从对话框中,可以看到工程文件配置信息报告。单击Finish,完成新建工程的建立。(建立工程后,还可以通过Assignment—Settings进行设置)
图1.7
(2)建立文本编辑文件
①在QuartusⅡ主界面中,选择File(New打开对话框。
②在对话框中选择VHDL,单击OK建立一个空的VHDL文件,默认名为****.vhd。
③在QuartusⅡ主界面中,选择File(Save 改名为led.vhd并保存。
2、QuartusⅡ工程设计
(1)在VHDL 文件中编写源程序
在新建VHDL源程序文件输入程序代码并保存。
此处设计点亮8个LED灯实验。
用VHDL语言设计一个器件,它为8输出器件,由这八位输出点亮8个LED灯。
(程序的模块名应与文件名一致,此处自己编程)
对该VHDL文件进行编辑预处理,具体操作如下
如图2.1所示,在QuartusⅡ主界面的Project Navigator窗口中选择File,右键单击led.vhd文件,在弹出的快捷菜单中单击Set at Top-level Entity选项,将led.vhd设置为顶层实体;
在QuartusⅡ主界面中选择Processing(Start(Start AnalysisSynthesis进行综合编译。
图2.1
(2)分配引脚
同学可根据自己的核心板选择相应的引脚进行分配
在QuartusⅡ主界面下,选择Assignments(Pins打开如图2.2所示对话框;
输入各引脚名称,在Location栏中选择相应的引脚,也可以在Location栏中输入引脚号来快速定位,最终分配结果如图2.2所示;
led[0](50 led[1](53 led[2](54 led[3](55 led[4](176
led[5](47 led[6](48 led[7](49
然后关闭Assignment Editor窗口。
图2.2
(3)器件和引脚的其他设置
单击图2.3中的DevicePin Options对话框。在该对话框中选择Configuration,按图2.3进行
您可能关注的文档
最近下载
- 2024-2025地理高考题双向细目表.doc VIP
- 禁毒教育课件:《珍爱生命,远离毒品》.pptx VIP
- 工业互联网数据采集技术 课件 任务1.2 工业数据采集方案分析.pptx
- 外研版小学英语新标准五年级上册1-10模块课文翻译(外研版1年级起点).doc VIP
- TCEPCA《火力发电工程信息模型数据规范》.doc VIP
- 3.5 摆的快慢(教学课件)-五年级科学上册(教科版).pptx
- GB50641-2010:有色金属矿山井巷安装工程施工规范.pdf VIP
- 多彩的四川PPT教学课件.ppt VIP
- 中国退休人口劳动参与率为何如此之低——兼论中老年人力资源开发的挑战与方向.pdf VIP
- 2025年职业技能鉴定考试(水文水井钻探工·技师/二级)历年参考题库含答案详解(5卷).docx VIP
文档评论(0)