- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本报告共包含5个VHDL程序的设计:
VHDL程序1:计时器.
VHDL程序2:序列计数器.
VHDL程序3:脉冲宽度处理电路设计.
VHDL程序4:01011序列检测器.
VHDL程序5:赛跑计时秒表.
一 计时器
设计任务和原理介绍:
假定输入时钟周期为1秒,我们根据这个时钟周期进行计数,设立了3个计数器,分别是秒计数器,分钟计数器,小时计数器。每次输入的时钟上升沿来临,直接驱动秒计数器。如果秒计数器值为59(二进制为111011),则秒计数器恢复为0,否则则秒计数器加1;在此情况下接着查看分钟计数器的值,如果此时分钟计数器值也为59(二进制为111011),则分钟计数器值恢复为0,否则分钟计数器加1;在秒计数器与分钟计数器都为59的情况下,还需查看小时计数器的值,如果此时小时计数器的值为23(二进制10111),则小时计数器的值恢复为0,否则小时计数器的值加1.
2.VHDL源程序:
Library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity counter is
port (
reset : in std_logic;
clk_sec : in std_logic;
seconds : out std_logic_vector (5 downto 0);
minutes : out std_logic_vector (5 downto 0);
hours : out std_logic_vector (4 downto 0)
);
end counter;
architecture behavior of counter is
signal count_sec : std_logic_vector (5 downto 0);
signal count_min : std_logic_vector (5 downto 0);
signal count_hour : std_logic_vector (4 downto 0);
begin
process (reset,clk_sec)
begin
if reset=0 then
count_sec (5 downto 0) =000000;
count_min (5 downto 0) =000000;
count_hour (4 downto 0) =00000;
else
if clk_secevent and clk_sec=1 then
if count_sec=111011 then
count_sec=000000;
if count_min=111011 then
count_min=000000;
if count_hour=10111 then
count_hour=00000;
else
count_hour=count_hour+1;
end if;
else
count_min=count_min+1;
end if;
else
count_sec=count_sec+1;
end if;
else
null;
end if;
end if;
end process;
seconds (5 downto 0) =count_sec (5 downto 0);
minutes (5 downto 0) =count_min (5 downto 0);
hours (4 downto 0) =count_hour (4 downto 0);
end behavior;
3.程序主要部分介绍及流程图:
port (
reset : in std_logic;
clk_sec : in std_logic;
seconds : out std_logic_vector (5 downto 0);
minutes : out std_logic_vec
文档评论(0)