- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课题名称 8位减法器的设计 设计内容及要求 试设计一个8位二进制并行减法器,它由两个4位二进制并行减法器级联而成。要求被减数与减数之差在数码管上以十进制数显示出来,LED1显示借位输出,当被减数大于减数时,LED1熄灭表示没在借位,当被减数小于减数时,LED1亮表示有借位,其它7位LED平时在熄灭状态。系统提供50MHZ频率的时钟源。完成该系统的硬件和软件的设计,并制作出实物装置,调试好后并能实际运用(指导教师提供制作所需的器件),最后就课程设计本身提交一篇课程设计说明书。 设计工作量 1、VHDL语言程序设计;
2、波形仿真;
3、在实验装置上进行硬件测试,并进行演示;
4、提交一份完整的课程设计说明书,包括设计原理、程序设计、程序分析、仿真分析、硬件测试、调试过程,参考文献、设计总结等。 进度安排 起止日期(或时间量) 设计内容(或预期目标) 备注 第1天 课题介绍,答疑,收集材料 第2天 设计方案论证 第3天 进一步讨论方案, 对设计方案进行必要的修正,方案确定后开始进行VHDL语言程序设计 第4天 设计VHDL语言程序 第5天 在实验装置上进行硬件测试,编写设计说明书 编写设计说明书 教研室
意见
年 月 日
系(部)主管领导意见
年 月 日
目 录
一、课程设计目的 2
二、课程设计要求 2
三、设计内容 2
1、设计思路 2
2、设计步骤 3
1)先设计减数和被减数值的锁定并判定借位的输出值 3
2)设计减法器的基本功能 3
3)设计计数器的分频操作降低输出频率是结果显示清楚 4
4)数码管的段选设计 4
四、设计仿真波形 5
1)减数被减数值的锁定 5
2)数码管片选及段选 6
五、程序中各个引脚的分配如下 6
六、设计总程序 6
七、设计仿真图 9
八、设计心得及体会 9
参考文献 10
一、课程设计目的
系统提供一个50MHz的时钟,要求输入一个8位的二进制数作为被减数并锁定,然后再输入一个8位二进制数并锁定,进行相减后的结果用十进制在数码管上显示出来,并用一个led灯来显示借位情况。
二、课程设计要求
试设计一个8位二进制并行减法器,它由两个4位二进制并行减法器级联而成。要求被减数与减数之差在数码管上以十进制数显示出来,LED1显示借位输出,当被减数大于减数时,LED1熄灭表示没在借位,当被减数小于减数时,LED1亮表示有借位,其它7位LED平时在熄灭状态。系统提供50MHZ频率的时钟源。完成该系统的硬件和软件的设计,并制作出实物装置,调试好后并能实际运用(指导教师提供制作所需的器件),最后就课程设计本身提交一篇课程设计说明书。
三、设计内容
1、设计思路
方法一:
由于要设计的是一个8位的二进制减法器,可采用4位减法器并联的例化语句的方法来实现。在是用例化语句的过程中需要的就是输入的是8位二进制编码,输出的结果也是二进制编码的形式,所以在输出结果的同时还需要将结果进行转化后才能在数码管显示出来,否则只能用16进制来显示。其中的是否发生借位的部分,完全可以用一个输出指向led的亮灭来表示。在此过程中数码管的显示还需要设计好动态扫描。
方法二;
8位二进制减法器的设计,我们在设置减法器前就先将数据转化,然后再进行减法器的设置,在这里是否要借位可以用if语句来判定后直接输出一个值送入到led显示结果,并把结果直接送入数码管显示。
2、设计步骤
1)先设计减数和被减数值的锁定并判定借位的输出值
程序如下:
PROCESS(AB,K1,K2)
VARIABLE S1,S2:STD_LOGIC_VECTOR(7 DOWNTO 0);
BEGIN
IF K1EVENT AND K1=1 THEN
S1:=AB;
END IF;
IF K2EVENT AND K2=1 THEN
S2:=AB;
END IF;
TMP1=CONV_INTEGER(S1);
TMP2=CONV_INTEGER(S2);
IF TMP1TMP2 THEN
TMP=TMP1-TMP2;
FLAG=10;
CO=0;
ELSE
TMP=TMP2-TMP1;
FLAG=11;
CO=1;
END IF;
END PROCESS;
2)设计减法器的基本功能
程序如下:
PROCESS(TMP,CLK)
VARIABLE A,B,C:INTEGER RANGE 0 TO 9;
BEGIN
IF CLKEVENT AND CLK=1 THEN
C
您可能关注的文档
最近下载
- 棘腹蛙线粒体基因组WANCY串联重复序列的演化轨迹与驱动机制探究.docx VIP
- 通用技术试题库(含答案)(精华版).docx
- (高清版)DB11∕T 1624-2025 电动自行车停放场所防火设计标准.pdf VIP
- QPL-AMS2644-2020 QPL-AMS-2644-2020国外国际标准规范.pdf
- 给水管道工程质量监理细则.pdf VIP
- 梁启超中国韵文里头所表现的情感zherspcom.doc VIP
- 埃夫特机器人-6.通讯功能.pptx VIP
- 佳润豪越上市产品知识培训考试(1).docx VIP
- 2024-2025学年天津市滨海新区 八年级上学期期末道德与法治试卷含答案.docx VIP
- 储能电站设备监控与健康评估系统方案.docx
原创力文档


文档评论(0)