4位乘法器设计..docVIP

  • 27
  • 0
  • 约3.36千字
  • 约 5页
  • 2016-12-28 发布于重庆
  • 举报
苏州市职业大学实训报告 班级: 13应用电子3 学号: 137301328 姓名: 王锐 实训项目: 4位乘法器设计 日期: 【实训目的】 用组合逻辑电路设计4位并行乘法器。 了解并行乘法器的设计原理。 掌握结构化设计方法。 【实训原理】 4位乘法器有多种实现方案,根据乘法器的运算原理,使部分乘积项对齐相加(通常称并行法)是典型的算法之一。根据算法可用组合电路实验,其特点是设计电路简单直观、电路运算速度快,缺点是使用器件较多。 并行乘法电路框图如下: 【实训内容】 用VHDL语言设计4位乘法器。 设计乘法器功能模块及4位加法器功能模块,并解释程序。 采用结构化方法设计该乘法器。 进行软件仿真,并分析仿真结果。 锁定引脚,并下载验证。 【实训步骤】 首先打开Quartus Ⅱ软件,进行完文件编辑和工程创建后,进行编程的设计。 编程如下: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity ex2_mux2 is port(op1,op2:in std_logic_vector(3 downto

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档